共查询到20条相似文献,搜索用时 406 毫秒
1.
基于NAND FLASH的高速大容量存储系统设计 总被引:9,自引:2,他引:7
为了解决目前记录系统容量小、存储速度低的问题,采用性能优良的固态NAND型FLASH为存储介质,大规模集成电路FPGA为控制核心,通过使用并行处理技术和流水线技术实现了多片低速FLASH对高速数据的存储,提高了整个系统的存储容量和存储速度。针对FLASH内部存在坏块的自身缺陷,建立一套查询、更新和屏蔽坏块的处理机制,有效的提高了数据存储的可靠性。 相似文献
2.
为了对飞行体发射过程中的参数进行实时存储,提出了基于FPGA的弹载数据记录器电路设计及控制逻辑设计.应高速数据存储速度的要求,对FLASH在不同编程方式下的写入速度进行了深入分析,从而革新了FLASH控制逻辑设计.该记录器采用FPGA实现接口控制、FLASH逻辑写入、擦除、无效块校验等,设计中,FLASH采用高效的“区”地址管理方法,从而为满足高速数据存储提出了合理的解决方案.实践证明,该记录器对飞行体发射过程中的参数进行了实时、可靠地存储,满足工程实际需求. 相似文献
3.
4.
NAND FLASH在电子战设备中的应用 总被引:1,自引:0,他引:1
李勇志 《电子信息对抗技术》2007,22(5):28-32
在电子战设备中,我们如果能获得设备的工作状态信息和脉冲描述字,就能用于事后的分析。本文介绍了NAND FLASH的特点,分析了在电子战设备中使用NAND FLASH实现多文件存储和脉冲描述字存储的方法。表明NAND FLASH提供了一种低成本的高容量的固态存储,完全能满足电子战设备存储信息的需求。 相似文献
5.
6.
7.
《现代电子技术》2017,(18)
NAND FLASH存储器具有非易失性、存储容量大和读写速度快等优点,在存储测试领域的应用越来越广泛。由于NAND FLASH存储器中不可避免会出现无效块,传统的管理方法是将无效块映射表存放在FLASH存储器中,可靠性低,对数据存储速度和可靠性都会造成不利影响。针对这些问题,提出了基于外置存储数据位的无效块快速检索架构,将无效块映射表存放在可靠性高的铁电存储器中;引入计算机网络中的滑动窗口原理,建立了基于滑动窗口的无效块预匹配机制,在不影响FLASH存取速度的情况下可无时延地生成有效块地址。经分析和论证,这种架构对NAND FLASH存储数据的可靠性和存取速度有很大的提升,提高了存储测试系统的整体性能。 相似文献
8.
9.
10.
高速信号采集记录仪设计 总被引:1,自引:0,他引:1
针对高速信号实时采集存储的需求,设计了一种高速信号采集记录仪。记录仪通过高速A/D转换器对信号进行采样,并实时存入NAND FLASH存储阵列中。为提高数据存储速率,综合采用并行总线、交错双平面页编程、多级流水线等技术,大幅提升FLASH的写入速度。记录仪可实现8bit、200MSPS的采样速率,并可将速率为200MB/s的采样数据实时存储。 相似文献
11.
首先介绍了FLASH数据管理软件的一般概念,分析FLASH数据存储的特点,然后通过对INTEL公司的FLASH数据管理软件FDI(Flash Data Integrator)的分析,具体介绍了FLASH数据管理软件的功能以及在移动电话中的发展前景。 相似文献
12.
正背景描述笔者在设计一项目时采用LPC2458,此CPU为ARM7内核,带512KB的片内FLASH,98KB的片内RAM,支持片外LOCAL BUS总线,可从片外NOR FLASH启动CPU。由于代码量较大,程序放在片外的NOR FLASH中。且存在片外NOR FLASH在运行程序时,需对片外的NOR FLASH擦写。图1为存储部分框图。 相似文献
13.
本文通过分析图片数据、存储格式、显示标准和读取方式设计了一种显示企业LOGO的方法。该方法使用FPGA通过利用程序存储的SPI FLASH剩余空间存储压缩的图像数据,以双通道读取模式从FLASH中读取,通过彩色表还原颜色,并以高速时钟在LVDS接口的笔记本LCD屏幕上显示,并通过设计程序进行了验证。 相似文献
14.
15.
针对破片测速系统对数据存储速率快、可靠性高的要求,提出了基于流水线设计的数据快速存储方案和基于FPGA片内建立虚拟存储器来管理FLASH坏块列表的方法。
该方法有效降低存储系统的平均响应时间,将数据流的存储速率提高了近2倍;并且有效地屏蔽FLASH的坏块,保证了破片数据存储的可靠性。
试验表明:该方法使数据存储速率提高到2.4Mbytes/S,为原始速率的3倍。数据存储的可靠性为100%。 相似文献
16.
针对航空遥感领域要求存储系统容量大、存储速度快、可靠性高、使用环境苛刻等特点,本文介绍了所设计的高速大容量存储系统的组成机制和实现方案。系统采用固态存储芯片FLASH(闪存)为存储介质,FPGA(现场可编程逻辑门阵列)为存储阵列的核心控制器,针对外部高速数据的输入,引入了并行总线操作、流水线操作技术。针对闪存芯片存在的无效块,利用无效块管理,切实提高了对高速实时数据存储的可靠性。从而成功实现用高密度、相对低速的FLASH存储芯片对高速实时数据的可靠存储。测试结果表明,该存储系统存储速度高,容量大,性能稳定。 相似文献
17.
18.
19.
要实现DSP系统的用户代码自动加载,其二次引导及FLASH在线编程技术是重点和难点。基于TMS320C6416 DSP,详细论述了如何在CCS下配置存储区、代码段和数据段,编写二次引导程序,及如何将COFF文件转换为便于FLASH烧写的.hex文件。并以SST39VF040 FLASH为例,介绍了通过CCS擦写FLASH,实现FLASH在线编程的方法。并给出了相应的代码。 相似文献
20.
研究了一种可以实现图像数据的远距离传输和高速实时存储的技术。该技术以FPGA为逻辑控制单元,通过LVDS接口电路远距离传输采集到的图像数据;利用交叉双平面页编程技术流水线式写FLASH以提高存储速度。用CY7C68013A控制的USB2.0接口上传FLASH中的数据到计算机,最后用上位机软件分析数据。结果表明,该系统稳定可靠地远距离传输并高速存储了图像数据。 相似文献