首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 406 毫秒
1.
基于NAND FLASH的高速大容量存储系统设计   总被引:9,自引:2,他引:7  
为了解决目前记录系统容量小、存储速度低的问题,采用性能优良的固态NAND型FLASH为存储介质,大规模集成电路FPGA为控制核心,通过使用并行处理技术和流水线技术实现了多片低速FLASH对高速数据的存储,提高了整个系统的存储容量和存储速度。针对FLASH内部存在坏块的自身缺陷,建立一套查询、更新和屏蔽坏块的处理机制,有效的提高了数据存储的可靠性。  相似文献   

2.
为了对飞行体发射过程中的参数进行实时存储,提出了基于FPGA的弹载数据记录器电路设计及控制逻辑设计.应高速数据存储速度的要求,对FLASH在不同编程方式下的写入速度进行了深入分析,从而革新了FLASH控制逻辑设计.该记录器采用FPGA实现接口控制、FLASH逻辑写入、擦除、无效块校验等,设计中,FLASH采用高效的“区”地址管理方法,从而为满足高速数据存储提出了合理的解决方案.实践证明,该记录器对飞行体发射过程中的参数进行了实时、可靠地存储,满足工程实际需求.  相似文献   

3.
NAND FLASH在基于CCM3118税控收款机上的应用   总被引:2,自引:0,他引:2  
本文主要介绍了NAND FLASH芯片,CCM3118芯片采用GPIO方式对NAND FLASH的操作,并介绍如何设计NAND FLASH的固件管理程序来满足税控收款机对数据存储的高可靠性要求.  相似文献   

4.
NAND FLASH在电子战设备中的应用   总被引:1,自引:0,他引:1  
在电子战设备中,我们如果能获得设备的工作状态信息和脉冲描述字,就能用于事后的分析。本文介绍了NAND FLASH的特点,分析了在电子战设备中使用NAND FLASH实现多文件存储和脉冲描述字存储的方法。表明NAND FLASH提供了一种低成本的高容量的固态存储,完全能满足电子战设备存储信息的需求。  相似文献   

5.
针对高速图像采集存储要求,设计一种高速大容量存储装置。该装置以FPGA为主控芯片,以FPGA内部集成的高速串行收发器Rocket I/O GTP作为图像数据接收单元,通过FPGA控制MCB硬核操作2片DDR2 SDRAM构成兵乓缓存单元,以32片NAND FLASH组成的阵列为存储单元,采用交叉双平面页编程技术对FLASH进行数据存储。实现了对3个速率为50 MB/s的图像通道数据实时采集存储。通过对FLASH阵列中的图像数据进行回读分析,测试结果无误,验证了系统功能的有效性和可靠性。  相似文献   

6.
本文针对小功率、低功耗的FLASH存储器件"小阈值电压窗口"的特点,提出了用"阈值电流"作为读取位线的参考电流.研究了"大阈值电压窗口"的ETOXTM FLASH和"小阈值电压窗口"的SONOS FLASH存储器件读取电流和阈值电流的退化,论证了用阈值电流对各种阈值电压窗口的FLASH器件读取性能可靠性进行评估的可行性.  相似文献   

7.
NAND FLASH存储器具有非易失性、存储容量大和读写速度快等优点,在存储测试领域的应用越来越广泛。由于NAND FLASH存储器中不可避免会出现无效块,传统的管理方法是将无效块映射表存放在FLASH存储器中,可靠性低,对数据存储速度和可靠性都会造成不利影响。针对这些问题,提出了基于外置存储数据位的无效块快速检索架构,将无效块映射表存放在可靠性高的铁电存储器中;引入计算机网络中的滑动窗口原理,建立了基于滑动窗口的无效块预匹配机制,在不影响FLASH存取速度的情况下可无时延地生成有效块地址。经分析和论证,这种架构对NAND FLASH存储数据的可靠性和存取速度有很大的提升,提高了存储测试系统的整体性能。  相似文献   

8.
高速数据采集存储板卡设计   总被引:1,自引:0,他引:1  
介绍所设计的高速数据采集高速、大容量存储卡和系统实现方案。A/D采集采用8位的1 GHz A/D转换芯片,高速大容量存储采用固态存储芯片FLASH(闪存)为存储介质,FPGA(现场可编程门阵列)为存储阵列的控制核心,针对来自A/D的高速数据,引入多级流水和冗余校验技术,能够屏蔽FLASH的坏块。实现了用高密度、相对低速的FLASH存储器对高速实时数据的可靠存储。另外,通过桥接芯片PCI9656,可以很方便地实现同主机的高速的数据通信。  相似文献   

9.
基于FPGA的FLASH控制器系统设计及实现   总被引:3,自引:1,他引:2  
为了解决数字台标机中台标文件的存储问题,文中介绍了基于FPGA的FLASH控制器系统设计方法.说明了系统各个模块的功能原理以及各模块间的相互联系,阐述了FLASH读写控制器的设计过程,并着重介绍了通过设计有限状态机实现FLASH读写操作的方法,在QuartusⅡ中对设计进行了仿真验证,最后通过硬件测试证明了系统设计方法的正确性和可靠性.该方法对FLASH存储控制系统的设计具有普遍适用性.  相似文献   

10.
高速信号采集记录仪设计   总被引:1,自引:0,他引:1  
针对高速信号实时采集存储的需求,设计了一种高速信号采集记录仪。记录仪通过高速A/D转换器对信号进行采样,并实时存入NAND FLASH存储阵列中。为提高数据存储速率,综合采用并行总线、交错双平面页编程、多级流水线等技术,大幅提升FLASH的写入速度。记录仪可实现8bit、200MSPS的采样速率,并可将速率为200MB/s的采样数据实时存储。  相似文献   

11.
首先介绍了FLASH数据管理软件的一般概念,分析FLASH数据存储的特点,然后通过对INTEL公司的FLASH数据管理软件FDI(Flash Data Integrator)的分析,具体介绍了FLASH数据管理软件的功能以及在移动电话中的发展前景。  相似文献   

12.
正背景描述笔者在设计一项目时采用LPC2458,此CPU为ARM7内核,带512KB的片内FLASH,98KB的片内RAM,支持片外LOCAL BUS总线,可从片外NOR FLASH启动CPU。由于代码量较大,程序放在片外的NOR FLASH中。且存在片外NOR FLASH在运行程序时,需对片外的NOR FLASH擦写。图1为存储部分框图。  相似文献   

13.
本文通过分析图片数据、存储格式、显示标准和读取方式设计了一种显示企业LOGO的方法。该方法使用FPGA通过利用程序存储的SPI FLASH剩余空间存储压缩的图像数据,以双通道读取模式从FLASH中读取,通过彩色表还原颜色,并以高速时钟在LVDS接口的笔记本LCD屏幕上显示,并通过设计程序进行了验证。  相似文献   

14.
高速大容量FLASH存储系统设计   总被引:7,自引:0,他引:7  
介绍所设计的高速、大容量存储卡的组成机制和系统实现方案.采用固态存储芯片FLASH(闪存)为存储介质,FPGA(现场可编程门阵列)为存储阵列的控制核心,针对外部高速数据的输入,引入了多级流水和冗余校验技术,并自动屏蔽了FLASH的坏块.成功实现了用高密 度、相对低速的FLASH存储器对高速实时数据的可靠存储.另外,通过USB和CPCI接口,可以同主机进行良好的数据通信.  相似文献   

15.
针对破片测速系统对数据存储速率快、可靠性高的要求,提出了基于流水线设计的数据快速存储方案和基于FPGA片内建立虚拟存储器来管理FLASH坏块列表的方法。 该方法有效降低存储系统的平均响应时间,将数据流的存储速率提高了近2倍;并且有效地屏蔽FLASH的坏块,保证了破片数据存储的可靠性。 试验表明:该方法使数据存储速率提高到2.4Mbytes/S,为原始速率的3倍。数据存储的可靠性为100%。  相似文献   

16.
针对航空遥感领域要求存储系统容量大、存储速度快、可靠性高、使用环境苛刻等特点,本文介绍了所设计的高速大容量存储系统的组成机制和实现方案。系统采用固态存储芯片FLASH(闪存)为存储介质,FPGA(现场可编程逻辑门阵列)为存储阵列的核心控制器,针对外部高速数据的输入,引入了并行总线操作、流水线操作技术。针对闪存芯片存在的无效块,利用无效块管理,切实提高了对高速实时数据存储的可靠性。从而成功实现用高密度、相对低速的FLASH存储芯片对高速实时数据的可靠存储。测试结果表明,该存储系统存储速度高,容量大,性能稳定。  相似文献   

17.
基于FPGA的多通道图像采集存储系统设计   总被引:5,自引:2,他引:3  
针对图像信号的基本特征设计了对于四路间歇性数据并行存储方案,整个图像采集存储系统分为控制模块和存储模块两个部分:控制模块主要是采用FPGA对图像数据进行并行接收、数据编码、控制存储、全程工作控制;存储模块采用FLASH芯片实现数据的存储。分析完成了该系统的硬件电路设计和FPGA程序设计,为多路图像信号的实时存储以事后分析提供了一种解决方案。  相似文献   

18.
《现代电子技术》2020,(4):34-37
针对多路数据存储中所采集数据传输与存储速率不匹配的问题,提出一种基于FPGA和FLASH的多路数据存储技术。FPGA芯片可以通过RS 422串并转换模块将输入的串行数据转换为并行数据存入第一级数据缓存,主控模块对其重新编帧后存入第二级数据缓存中,最后在FLASH控制模块作用下把数据存入FLASH存储器中。经测试,从FLASH存储器中读取的数据正确,该系统工作可靠。  相似文献   

19.
张晟翀 《现代电子技术》2006,29(17):117-120
要实现DSP系统的用户代码自动加载,其二次引导及FLASH在线编程技术是重点和难点。基于TMS320C6416 DSP,详细论述了如何在CCS下配置存储区、代码段和数据段,编写二次引导程序,及如何将COFF文件转换为便于FLASH烧写的.hex文件。并以SST39VF040 FLASH为例,介绍了通过CCS擦写FLASH,实现FLASH在线编程的方法。并给出了相应的代码。  相似文献   

20.
研究了一种可以实现图像数据的远距离传输和高速实时存储的技术。该技术以FPGA为逻辑控制单元,通过LVDS接口电路远距离传输采集到的图像数据;利用交叉双平面页编程技术流水线式写FLASH以提高存储速度。用CY7C68013A控制的USB2.0接口上传FLASH中的数据到计算机,最后用上位机软件分析数据。结果表明,该系统稳定可靠地远距离传输并高速存储了图像数据。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号