共查询到19条相似文献,搜索用时 181 毫秒
1.
全速电流测试是一种新的电路测试方法,现以AT89C51微处理器为例,说明用全速电流测试进行微处理器测试的可能性.在实验中,让微处理器重复执行选定的指令序列,以普通的万用数字电流表测量微处理器消耗的平均电流,并给出了指令序列的产生方法.实验结果表明,用全速电流测试在指令级对AT89C51微处理器进行测试是可行的.通过测试所有的数据通路,不但可以检测数据通路的故障,而且可以检测由于控制错误而引起的数据传送错误. 相似文献
2.
本文介绍了一种比较简单而又具有较高故障覆盖率的微处理器测试方法──最小指令集测试法。它应用最小指令集的概念来测试微处理器的指令系统,对于最小指令集以内和以外的指令采用不同的测试方法,从而简化了指令系统的测试。此方法算法简单,易于实现,是一种较为可行的微处理器功能测试方法,已将其应用于TMS320C25的测试。 相似文献
3.
《计算机应用与软件》2016,(1)
针对当前MCS51指令集的微处理器指令执行效率低问题,设计一款高速微处理器。其特点是:首先,采用快速乘除器和基4快速除法器,其计算速度是传统乘法器和除法器计算速度的48倍;其次,采用32位指令总线,能一次从ROM读取4个字节,覆盖所有指令长度,减少取指周期数;此外,使用五级流水线,能在单周期完成大多数指令;在Altera EP3C16 FPGA芯片上进行物理验证,根据Dhrystone 2.1性能测试,在相同的时钟频率下其综合性能是传统MCS51微处理器的12倍。实验结果表明,通过上面3种改进方法,微处理器指令执行效率得到极大提高。 相似文献
4.
全速电流测试的故障精简和测试生成 总被引:2,自引:0,他引:2
针对全速电流测试方法测试生成算法效率低下的问题,提出故障压缩、故障模拟等故障精简的方法,以提高该方法的测试生成效率.实验结果表明,该方法使得需要进行测试生成的故障点平均减少了66.8%,该测试方法的测试生成的效率提高了200多倍. 相似文献
5.
提出一种基于以太网技术的嵌入式通信模块的构架和设计方案,并使用Microchip公司生产的高性能PIC18F系列微处理器为平台进行实现.经过局域网测试证明,该设计是可行的. 相似文献
6.
提出了一种基于以太网技术的嵌入式通信模块的构架和设计方案,并利用Microchip公司生产的高性能PIC18F系列微处理器为平台进行实现。经过局域网测试证明。该设计是可行的。 相似文献
7.
针对基于低功率PIC16F887单片机控制系统的电磁干扰问题,设计了一种稳定的电容降压电源电路.通过电快速瞬变脉冲群(EFT/B)试验,测试了PIC16F887单片机在不同电源等级中的抗电磁干扰能力,提出了采用两级稳压电路增强电源端抗干扰能力的方法并设计了电路.实验结果表明,低功率PIC16F887单片机控制系统在电容降压电路中能稳定工作,5V系统中的EFT/B抗干扰能力要强于3.3V系统,电源端抗EFT干扰能力达到IEC61000-4-4严酷等级第4级的要求. 相似文献
8.
本文介绍了一种基于PIC12F675的智能电子镇流器。它选用PIC12F675单片机为主控模块,采用无源功率因数校正电路和高频开关电路,可以实现高功率因数及对电网电压和灯管电流的异常保护,并且通过变频控制来实现灯管的预热启辉并维持灯管功率稳定,延长灯管使用寿命。 相似文献
9.
10.
1 引言在微处理器设计中,开发指令级并行(ILP)以提高微处理器系统的性能受到了很大的限制。研究更大发射的超标量微处理器已经是一件极其复杂而没有意义的事。但是如果在开发指令级并行的同时,开发数据级并行,理论分析表明可以显著提高微处理器的性能,微处理器的等效IPC(每个时钟周期发射的指令条数)和超标量微处理器相比可以提高20~40多倍。因此,在微处理器系统设计中开发数据级并行具有重要的理论意义和实用价值。 相似文献
11.
12.
13.
14.
RISC微处理器流水线的测试 总被引:2,自引:0,他引:2
现代微处理器的指令都是流水执行,流水线测试也应成为功能测试的一部分.讨论了指令在流水线中的执行以及指令间的依赖关系,给出了NRS4000微处理器的流水线的依赖图及精细依赖图.然后,依据指令在流水线的状态,将指令分成六类,分析了流水线中所有可能出现的“写后读”冲突.最后,给出了NRS4000微处理器的流水线测试序列和测试程序. 相似文献
15.
微处理器与协处理器之间的同步问题是微处理器和协处理器协调一致工作的基础,文中结合机载嵌入式16位的微处理器NCS286/协处理器NCS287系统的设计,提出了应用微程序实现微处理器/协处理器在指令级的同步,通过布局布线验证了应用微程序实现指令级同步的正确性与有效性。 相似文献
16.
17.
18.
夏广衡 《计算机工程与科学》1993,15(2):76-86
本文介绍了高性能计算机磁盘控制器微处理器的结构,其特点是运算速度快,指令灵活。它的运算速度提高的途径是指令的执行采用流水线方式,指令缓冲部件IB采用两个体交替接收指令和执行指令的办法来减少取指令的等待时间。同时本处理器的IB设计成在一个周期内可同时进行写、读操作,可减少地址准备的时间。这也使运算速度大大地提高。 相似文献
19.
蒋江 《小型微型计算机系统》2006,27(9):1661-1664
指令控制流水线是在通用EPIC处理器内部专门为指令控制系统设计的一条与执行流水线相互锁步的流水线,用于携带共用信息和全局控制信息.提出了一种在通用EPIC微处理器设计中采用的指令控制流水线技术,介绍了指令控制流水线的具体设计与实现方法.实际应用表明,指令控制流水线技术能够有效降低EPIC微处理器的设计复杂度. 相似文献