首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 156 毫秒
1.
ARINC429在航空航天等领域应用广泛,RS 232是常用的计算机与外部设备接口。作为某军事领域电子系统测试平台的一部分,设计了基于PXI总线的ARINC429和RS 232的专用通讯模块。以DSP和FPGA联合作为控制器,实现通讯模块的PXI接口,基于专用的协议芯片DEI1016实现ARINC429通讯,由FPGA为协议芯片提供时序和数据的缓存FIFO,并在FPGA中集成了RS 232协议编解码。测试表明,该通讯模块能实时可靠灵活地收发数据,实现对被测电子系统多路ARINC429和RS 232总线的测试。  相似文献   

2.
本文介绍的是一种基于现场可编程门阵列(FPGA)的主从通信,采用RS485标准数据通信协议。其网络的物理层使用SP3077E高速收发器进行串行差分转换,可实现高达16M全双工数据传输。通信的主站和从站皆采用FPGA实现。使用RS485协议进行通信,硬件接口简便,可靠性高。  相似文献   

3.
设计的装置实现RS422接口和USB接口的转接,采用FPGA作为连接RS422接口与USB接口的控制单元,对数据进行串并转换和两种接口数据传输速率匹配;转接装置采用USB单片机CY7C68013作为数据按照USB协议转换的单元,实现FPGA通过CY7C68013与PC机的双向通信。下面阐述转接装置的原理,并附有数据测试结果  相似文献   

4.
TS流与多路E1协议转换器设计与实现   总被引:1,自引:0,他引:1  
提出了一种TS数据流与多路E1协议数据信号转换器的设计,并对该系统中的设计算法流程、同步策略以及TS流空包填充与检测策略进行了详细说明.通过FPGA的硬件实现,得到了很好的硬件运行结果.  相似文献   

5.
针对某测试台高速总线接口的需求,开展了基于PXI接口的RS422板卡设计开发,该设计以FPGA为主控芯片,控制RS422串口数据采集和PXI背板数据交互,采用WDM驱动结构DRIVEWORKS和DDK驱动开发软件完成相关硬件的驱动程序。同时,开发了相应的上位机测试程序,与传统数据采集卡相比,单独以FPGA来实现PXI协议代替了专用的PCI芯片,试验结果表明?该设计方案能够实现RS422数据采集功能,能够降低成本,加快开发周期。  相似文献   

6.
提出一种基于FPGA实现SPI接口与RS 232接口转换的方法。首先介绍了ADIS16350的SPI接口及其工作时序,然后给出SPI与RS 232接口转换电路设计方案,及用Verilog HDL语言,采用模块化编程方式在FPGA内实现2种接口的通信时序和数据交换。最后通过软件仿真和硬件实物调试,验证了该方案通信简洁、可靠,具有较广泛的实用价值。  相似文献   

7.
本文介绍了一种用FPGA实现的HDLC转E1的协议控制器.能实现将速率为N×64Kbps(N=1~124) 的HDLC数据分接至M路(M=1~4)E1信道中传输,并允许各路E1的最大时延为64ms。讨论了E1 帧结构设计和系统的FPGA实现方法。  相似文献   

8.
针对飞行器测试领域中信号源系统通信接口单一的问题,设计了一种基于PCI总线和以太网的多通道信号源系统。信号源以FPGA为中控单元,能通过PCI总线接口或以太网接口与上位机进行通信,可输出多路直流信号、数字量串口信号(RS485信号和RS422信号)、指令信号和交流信号。实际测试结果表明,本设计可满足测量系统信号要求,可扩展性、通用性较强,已成功应用于某航天测试系统。  相似文献   

9.
多协议串行接口端口支持 3.3V 逻辑凌特公司(Linear Technology)推出具有集成式电缆终端的 LTC2847 / LTC2845 接口收发器。LTC2847 采用单个5V 电源工作,具有单独的逻辑电源输入。这两个器件上独立的逻辑电源允许它们与大多数处理器和 FPGA 上的 3V 逻辑电平接口。这种双芯片解决方案包含用于数据和时钟信号且具有片上可切换终端电阻网络的可配置收发器和用于控制信号的收发器,可以针对 RS232、RS449、EIA-530、EIA-530-A、V.35、V.36 和 X.21 协议进行配置,并可以简单地用三个模式选择引脚选择任何协议的 DTE(数据终端设备)…  相似文献   

10.
《电子与封装》2018,(2):37-39
基于安防、监控行业的需求,提出了一种基于FPGA的HD-SDI转HDMI接口的设计,并详细介绍了实现过程。FPGA对多路HD-SDI高清视频信号进行接收后,在2片DDR4中完成多路视频数据的乒乓缓存,最后选通其中1路输入视频转换为HDMI接口输出。经验证,结果满足设计要求,且该方案具有成本低、灵活性高的优点。  相似文献   

11.
基于FPGA的多路E1信道的MPEG-2码流传输   总被引:1,自引:0,他引:1  
王合川  朱大勇 《无线电工程》2007,37(9):10-12,18
阐述了多E1信道的复用、反向复用技术,并由此设计出了一种基于现场可编程门阵列(FPGA)的MPEG-2码流的多E1信道复用器、反向复用器电路。分析了FPGA具体实现过程中的一些常见问题,以及传输路由引起的多信道之间的信道时延差对接收端数据复用的影响。该设计实现了MPEG-2码流、控制码数据在多路E1信道中的透明传输,适配FPGA电路内置帧发生器和n(n=2,3,4)倍2.048MHz时钟发生器。  相似文献   

12.
介绍了伽利略卫星信号E5波段的基带信号结构,详细讲述了伽利略卫星信号中E5波段扩频码的结构和扩频码基于伪随机序列的线性移位寄存器的产生方法,给出了基于VHDL的FPGA器件设计方案以及modelsim仿真结果和signaltapII逻辑分析器捕获FPGA中的最终信号结果,由最终结果可知采用FPGA来实现伽利略伪卫星的E5,E1,L1波段的基带信号合成是非常简单易行的.  相似文献   

13.
俞斌 《电子测试》2008,(1):29-34
本文设计主要分为误码仪硬件电路的设计和FPGA内部功能的软件设计两个部分,硬件设计主要是FPGA的外围电路设计,RS232电路设计,E2PROM电路设计以及按键和指示灯等;软件设计主要是实现了传输速率在1~24 MHz内8种速率可调、29-1位、215-1位、223-1位3种序列长度的伪随机码码型可选、可手动发送误码、误码检测以及FPGA片外资源总体控制等误码仪主要功能.  相似文献   

14.
基于Ethemet over E1的原理,结合通用嵌入式芯片的功能特点,辅以现场可编程器件,介绍了Ethemet over E1网桥系统中核心部分的设计,包括网桥的系统统构、HDLC接口模块的嵌入式程序设计和E1接口电路的FPGA设计.E1接口电路分为数据接收、时隙选择、时钟产生、数据发送四大模块,用FPGA逐一实现.有关设计经过多次软硬件联合仿真验证后,在基于嵌入式系统的网桥项目中通过了板级的功能测试和验证,取得到了较好的效果.  相似文献   

15.
针对以太网通过E1链路接入同步数字系列(SDH)的应用需求,利用现场可编程门阵列(FPGA)完成了将以太网数据包反向复用到多路E1链路上传输的实现方法。介绍了系统总体设计和功能划分,重点描述了各组成模块的设计方法,解决了差分时延补偿和链路动态调整2项关键技术。相对于利用专用集成芯片完成的实现方法,该方法具有设备体积小、功耗低、可扩展性强和可靠性高等优点。对实现的设备进行了测试,测试结果满足功能和性能要求,具有良好的应用前景。  相似文献   

16.
黄俊云 《电子器件》2010,33(2):213-217
针对数字音频广播单频网系统,结合ETSI国际标准的时间同步原理,提出一种基于FPGA并结合PCI总线架构的时间同步适配器设计方案。方案利用一片FPGA集成PCI总线传输控制、单频网适配、E1接口、GPS接口等模块,具有高通用性、可移植性和可升级性。采用Altera公司Cyclone I系列FPGA实现,占用逻辑单元3 150个,Fmax达到229.57 MHz。验证结果表明,本案正确可行。  相似文献   

17.
介绍了基于ARM和FPGA的端到端重配置终端的硬件平台设计方法。给出了系统设计的硬件结构和重要接口,提出了由ARM微处理器通过JTAG在系统配置FPGA的方法,以满足重配置系统中软件的灵活性要求。并详细介绍了JTAG在系统配置FPGA的时序要求。  相似文献   

18.
为了进一步提高数字系统的安全性,保护设计者的知识产权,本文提出了一种基于安全哈希算法(Secure Hash Algorithm,SHA-1)的加密认证系统设计方法。整个认证系统通过1-wire总线,使FPGA完成与DS28E01-100加密芯片的通信,主机内核采用了Xilinx公司设计开发的8位微控制器软核PicoBlaze。设计完成后,通过编译器KCPSM2将汇编文件转换成Verilog或VHDL文件,然后采用Xilinx公司的ISE软件编译综合,最终完成FPGA验证调试。实验证明该设计能够完成加密认证系统的全过程。  相似文献   

19.
E1数据时隙插入与提取的实现研究   总被引:2,自引:1,他引:1  
吴清兰  张忠培  徐卓  周冲 《通信技术》2009,42(12):29-31
E1网络可靠性高,应用广泛,卫星调制解调器中,E1接口的设计具有重要的意义,并可扩展到其他应用场合。E1接口芯片采用的是DS21354,该芯片主要实现数据编解码、数据/时钟恢复,波形成型以及帧定位功能,芯片配置由单片机完成。为了解决远端站与中心局之间的传输需求,提供了提取和插入功能,该操作用FPGA实现,通过单片机可选择性地调节提取和插入的时隙,使用了乒乓操作和FIFO来完成该功能。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号