首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
UM-BUS总线单通道最高通信速率为200 Mbps,采用8通道并发传输时,总线有效带宽可达149.5 MB/s,其测试系统需要在采集终端与PC机之间建立不低于此带宽的通信通道,USB3.0理论传输速率可达5Gbps,可满足UM-BUS总线测试系统的传输需求,由此设计实现UM-BUS总线测试系统的USB3.0应用方案。实验测试结果表明,该方案实际传输速度可达180 MB/s,为实现UM-BUS测试系统的无过滤监听和故障注入等功能打下了基础。  相似文献   

2.
CAN总线作为车用网络的主要应用总线技术,通过CAN总线获得汽车运行时的实时数据成为汽车电子系统研发、维修及故障分析的主要手段;在对传统CAN总线检测卡分析及研究的基础上,为了使移动PC更加便捷地分析及记录汽车CAN网络中的数据,使基于串口通讯的系统及应用软件能够方便地继承使用,设计了基于XMC4500单片机的汽车CAN网络检测卡;实现了将汽车CAN网络中的数据通过USB端口虚拟的高速串口传输至上位机、实时备份相关数据到Micro SD卡中的功能;实验数据显示在最高1 000kb/s的传输速率下,能够100%正确接收及存储相关数据,满足对该卡实时性和可靠性的要求。  相似文献   

3.
具有PCI总线等接口形式的采集卡虽然传输速率高,但安装麻烦,易受PC机插槽数量、地址、中断资源的限制。为了解决以上问题,设计了基于ISP1581的高速USB接口的多通道数据采集系统,介绍了系统硬件组成以及软件程序的开发过程。经验证,系统最高传输速率可达60Mb/s。  相似文献   

4.
提出了一种基于FPGA和PCI总线的天文图像实时采集与处理系统设计;其包括硬件结构、FPGA数据获取和传输逻辑.该系统能够在FPGA中实现对最高峰值是660 MB/s,均值为200 MB/s,帧速率是2500 帧/s的高速CMOS相机天文图像数据的实时采集和处理,并由桥接芯片PCI9656通过PCI总线传输给PC机进行进一步处理.  相似文献   

5.
基于FPGA的PXIe总线DMA设计与实现   总被引:1,自引:0,他引:1  
PXIe总线标准是PCIe总线的工业扩展.通过对基于FPGA的PCIe IP Core的研究,在FPGA上实现了PXIe总线,并提出了PXIe总线DMA的新设计.从DMA作为总线主设备和总线从设备两种功能出发,设计了两个DMA通道,分别完成数据读和包的传输.并且设计了将小块离散数据整合成连续数据块的优化算法,使四通道PXIe能达到500MB/s的读写速度.经过实际信号的测试,验证了DMA模式数据传输的正确性及传输带宽.该系统可以满足高速PXIe总线传输带宽的要求,在工程应用中有显著的参考价值.  相似文献   

6.
为了实现对多路高速光信号采集,利用FPGA设计基于PCIe总线的数据采集系统;对PCIe总线低速Slave通道与高速DMA通道的关键算法进行了研究;首先,介绍了数据采集卡的硬件构成及基本工作原理,提出了PCIe总线算法需要解决的数据传输问题;然后,分析数据采集卡PCIe总线低速Slave通道和高速DMA通道原理以及实现的关键算法;通过Modelsim和SignalTap工具分别对数据传输算法进行功能验证和在线仿真;最后,将设计数据采集卡互联PCIe上位机进行实际测试;实验结果表明,本设计PCIe总线采用X4接口模式,数据传输系统的数据上传峰值速率为615.38 MB/s,可以满足稳定可靠、高带宽、模块化等要求。  相似文献   

7.
在现代工业控制和科学研究过程中,经常需要对数据信号进行采集并加以分析,随着总线技术的发展,USB以其特有的高速、方便、灵活等优势迅速成为主要的信号传输总线。在对基于USB总线的数据采集系统的总体结构进行综述的基础上,对系统的固件程序、基于WDM的USB驱动程序及用户态应用程序等软件部分设计进行了较详细的讨论,认为上述软件部分设计对基于USB总线系统设计非常关键。  相似文献   

8.
UM-BUS总线单通道理论带宽可达200 Mb/s,采用16通道并发传输时,理论带宽可达400 MB/s,其测试系统需要在数据采集终端与PC之间建立不低于此带宽的通信通道。PCIe1.1采用4通道传输时理论带宽可达1 GB/s,满足了UM-BUS总线测试系统的传输带宽需求,由此设计实现了UM-BUS总线测试系统的PCIe1.1 x4链路通道的应用方案,给出了基于FPGA的PCIe总线的BMD传输方案。测试结果表明,该方案实际传输速度可达550 MB/s,满足UM-BUS总线测试系统的带宽需求。  相似文献   

9.
基于FPGA的PCIe总线接口的DMA传输设计   总被引:1,自引:0,他引:1  
串行的PCIe接口是第3代I/O互连标准,具有高速率和高带宽等特点,克服了传统PCI总线在系统带宽、传输速度等方面的固有缺陷,具有很好的应用前景;本设计使用Altera公司FPGA提供的PCIe IP硬核提出了一种实现PCIe接口的方法,并针对其高带宽的优势,设计了PCIe总线的高速DMA数据传输方案;利用自行开发的PCIe接口板,在QuartusⅡ11.0开发环境下进行SignalTapⅡ在线仿真并实际传输验证,DMA传输带宽在500MB/s以上,表明该设计方案可以满足PCIe总线传输带宽的要求。  相似文献   

10.
PCIe总线是为了解决高速率高带宽提出的新一代总线,随着处理器技术的发展,在互连领域中,PCIe总线的使用越来越多;为了实现上位机与FPGA之间的高速数据交换,基于FPGA设计了能够高速传输数据的DMA控制器,本设计的验证是基于北京航天测控公司开发的6槽机箱、嵌入式控制器(基于PCIe总线)、以及数字I/O模块;设计实现了嵌入式控制器与数字I/O模块之间的数据传输,并且通过了验证,证明了DMA控制器功能的正确性;加入DMA控制器后,写数据传输速率达到610MB/s,提高到了原来的7倍;读数据传输速率达到492MB/s,提高到原来的11倍,满足系统的设计要求;该控制器在大带宽的数据传输中有广泛的应用。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号