共查询到20条相似文献,搜索用时 312 毫秒
1.
2.
3.
设计完成了一种多生物电信号采集能力并能完成生物电信号模式识别和辅助诊断的复合式生物电信号检测系统。系统通过具备双通道的低噪声高共模抑制比的前置采集放大电路,可实现心电信号和表面肌电信号两种体表生物电信号的检测。通过FPGA硬件化实现的小波分解模块和在NiosⅡ软核中实现的FFT和BP神经网络算法,可以完成对采集到的心电信号心率监测、QRS波群的检测和ST段形态识别反馈监护者的健康信息;并通过提取表面肌电信号活跃段数据和时频域参数为运动性肌肉疲劳评估提供参考。系统通过LCD屏、音频输出和SD卡存储能够完成对信号实时波形和监护参数显示、报警输出和长时间监护数据的存储。 相似文献
4.
5.
《计算机应用与软件》2014,(1)
设计并实现一种基于PSoC的便携式心电实时监测系统,融合了可编程嵌入式、信号处理、无线通信等技术,实现了心电信号的采集、放大、除噪、A/D转换、分析、存储、显示及远程无线传输等功能。该系统还对传统的差分阈值算法进行优化,提高了系统QRS波的检测效率,使系统的信号处理能力得到了很大的改善。 相似文献
6.
7.
针对声卡只适合于声音频率范围内的信号(20Hz~20kHz)采集,而对含低频分量的心电信号采集效果并不理想的问题,提出了一种基于标准幅度调制原理与声卡采集频率相匹配的心电信号采集测量系统的设计方案。该方案通过幅度调制电路把低频的心电信号调制到高频载波上,由声卡对高频调幅波进行采集进入计算机,再通过解调模块将采集的调制信号解调还原为原始心电信号。实际应用结果表明,该系统可实现对心电信号的实时采集、显示和存储,而且性能可靠,工作稳定,成本又大大地降低。基于声卡的,尤其是声卡与虚拟仪器和调制相结合的信号采集技术在工程测试测量以及科研实验中具有广阔的应用前景。 相似文献
8.
当前心脏疾病是引发我国人民死亡的头号杀手,而传统的心电信号采集系统及终端存在检测数据遗漏、成本高以及适用人群范围窄等问题;该文依据模块化、低能耗、高性能的原则,设计了一种基于ARM和WIFI技术的心电信号实时采集系统;给出了心电信号实时检测系统各功能模块的介绍以及功能实现流程,上位机使用TCP Client作为客户端,MCU作为下位机端,并通过WIFI技术作为通信媒介,设计了主控模块、心电心率采集模块、LCD显示模块以及通信模块,实现了对心电信号的实时采集与传输;系统测试结果验证了该心电信号实时检测系统的实用性、合理性及有效性,实验结果达到预期目标,能够有效提高检测结果准确性,为发现和防治心脏疾病提供一种实时、可靠的检测平台。 相似文献
9.
主要针对人体心电信号微弱,易干扰,不易放大的特点,设计了心电信号采集放大的前端电路,并以此为基础进行模数转换,利用USB接口实现数据的PC上传,并对采集到心电信号数据进行分析和处理,同时存储、回显心电波形。设计了基于MFC可视化的上位机软件,具有简单,易用的特性。系统电路具有小型化,模块化,低功耗的特点,适用于家庭便携式的心电监。 相似文献
10.
11.
针对基于现场可编程门阵列(FPGA)的新型可编程逻辑控制器(FPGA based PLC)的在线监控问题,提出了泛化的基于FPGA技术对嵌入式片上系统(SoC)进行在线监控的方法。该方法设计了一个FPGA片上通信系统,系统内部固化基于UART的ModBus通信协议栈,通过串口与计算机上位机进行通信;采用双口RAM(DRAM)作为与监控对象间共享的数据缓存区,通过中断机制实现缓存数据的同步交换。性能分析结果表明,该方法将SoC处理监控通信的时间百分比降低至0.002%,确保了监控数据传送的实时性,且使SoC能够获得更佳控制性能。在Altera的cycloneⅡ系列芯片开发板上验证了方案的可行性。 相似文献
12.
13.
基于龙芯IP核SoC芯片的FPGA验证技术研究 总被引:1,自引:1,他引:0
阐述了片上系统(SoC)设计的发展情况和现场可编程门阵列(FPGA)的独特优势,为基于龙芯I号处理器IP核的SoC设计了FPGA验证平台,并介绍了怎样利用该平台进行软硬件协同设计、SoC系统移植、IP核验证和运行实时操作系统。 相似文献
14.
程翼胜 《单片机与嵌入式系统应用》2017,(11):7-10,13
在IC设计中,验证占据着举足轻重的地位.为了达到高效率、高可靠性的验证结果,保证芯片在流片的成功率,引入了FPGA原型验证技术.本文以一款低功耗报警器SoC为对象,首先简单介绍了低功耗报警器SoC芯片的系统架构,然后详细说明了报警器SoC芯片FPGA原型验证的具体实现.利用软硬件协同验证方法,验证了报警器SoC芯片模块的功能以及系统验证. 相似文献
15.
该设计利用Altera公司的DE1 SoC开发板和友晶科技的D5M 模块实现了基于SoC FPGA的图像采集系统。详细介绍了基于Altera SoC FPGA的嵌入式系统设计方法,包括基于Qsys的系统硬件设计和基于 SoC EDS开发套件的ARM硬核处理器软件设计。该设计在Altera公司提供的可以正常运行Linux操作系统的参考设计的基础上,添加了所需要的硬件模块和应用软件,最后通过板级验证实现了系统功能。 相似文献
16.
本文使用FPGA芯片,在QuartusⅡ 工作平台下,利用Verilog硬件描述语言,实现了VGA多幅图片动态彩色显示系统的设计.设计中将VGA显示的同步控制、图像显示地址、像素存储单元、动图延迟器、颜色产生等模块集成在一块可编程FPGA芯片上,提高了显示系统的集成度和电路的可靠性.由于FPGA的在系统可编程特性,所设计的参数可通过现场编程调整,增强了显示系统设计电路适配的灵活性.在显示的效果上,提高了显示图片的趣味性,该显示系统能够应用到视频特技效果的切换技术中. 相似文献
17.
针对新型高温声波测井仪器对内部电路集成度和低功耗的苛刻要求,通过采用 SoC FPGA芯片设计数据采集和处理电路来提高电路集成度,同时采用软硬件协同设计方法,充分发挥软硬件资源优势,在满足速度要求的前提下最大限度降低功耗.设计中首先对SoC FPGA系统的功能模块特性进行了分析,然后对部分模块的资源占用和处理时间进行了平衡优化设计,最后结合器件特点进行了低功耗优化设计. 相似文献
18.
设计了一种基于FPGA的验证平台及有效的SoC验证方法,介绍了此FPGA验证软硬件平台及软硬件协同验证架构,讨论和分析了利用FPGA软硬件协同系统验证SoC系统的过程和方法.利用此软硬件协同验证技术方法,验证了SoC系统、DSP指令、硬件IP等.实验证明,此FPGA验证平台能够验证SoC设计,提高了设计效率. 相似文献
19.
基于MSP430的动态心电图采集系统设计 总被引:2,自引:0,他引:2
提出了一种基于 TI 公司 MSP430的动态心电图采集系统设计方案,并从硬件和软件两方面介绍了电路的设计概况。其中前端模拟放大部分采用仪表运放 INA321。存储部分使用 SD 卡,并在SD 卡上实现了 FAT16文件系统,可以方便地将数据转存并显示到 PC 机上,在 PC 机上实现了心电图QRS 波群的识别和自动检查。 相似文献