共查询到19条相似文献,搜索用时 109 毫秒
1.
USB设备接口IP核的设计 总被引:3,自引:2,他引:1
讨论了用Verilog硬件描述语言来实现USB设备接口IP核的方法,并进行了FPGA的验证。简要介绍USB系统的体系结构,重点描述USB设备接口IP核的结构划分和各模块的设计思想,最后给出FPGA验证方案及其实验结果。结果表明此IP核可作为一个独立的模块嵌入到SoC系统中。 相似文献
2.
基于FPGA和USB的64路数据采集系统设计 总被引:5,自引:3,他引:2
提出了一种基于FPGA和USB的高速数据传输、存储及显示系统的设计及实现,并对其中的FPGA功能模块以及USB传输模块等进行了介绍.该系统不但可以快速方便地传输、存储及显示数据,还具有判断防止数据错位的功能. 相似文献
3.
以FPGA为核心,采用100 kHz轮式超声波换能器,设计了一种煤矿传送带无损检测系统.该设计主要包括超声波收发模块、FPGA控制模块、USB通信模块以及基于小波变换的信号处理.该检测系统能够准确检测传送带在运转中出现的损坏情况,其结果以USB的方式传送到上位机. 相似文献
4.
一种嵌入式USB2.0主机控制器IP核的研究与设计 总被引:2,自引:0,他引:2
用硬件描述语言verilog HDL设计实现了一种嵌入武USB2.0主机控制器IP核,简要介绍了嵌入武USB主机设计背景,重点描述了USB主机控制器IP核的结构划分和各模块的设计分析,最后给出了nc-verilog功能仿真方案以及FPGA验证方案.通过nc-verilog功能仿真及FPGA验证表明,此lP核可以作为一个独立模块应用到嵌入式系统中. 相似文献
5.
针对实现多通道测距雷达信号的数字化采集的目的.设计了一种基于FPGA和USB接口的多通道数据采集系统。该系统采用在FPGA芯片中构建多个数字逻辑模块的方法,实现对AD芯片模数转换过程的控制。并利用IP核在FPGA中构建存储器,对采样得到的数据进行缓存,最后通过USB2.0接口芯片将缓存中的采样数据及时传输至上位机。通过... 相似文献
6.
7.
8.
介绍基于FPGA的高速数据采集系统,设计采用Altera公司的FPGA芯片结合AD7787芯片及USB模块芯片。设计系统具有采集速率快、便携性好、功耗小等特点,对基于FPGA数据采集技术的推广具有现实意义。 相似文献
9.
介绍了一种数据采集系统的设计,该系统以FPGA作为逻辑控制的核心,以USB2.0作为与上位机数据传输的接口,能实现上位机和下位机的数据传输。文章描述了系统的主要组成和FPGA模块化设计的实现方法,主要介绍了USB通信开发并给出了其核心模块的时序仿真波形图。实验证明能通过该USB接口采集数据信息。 相似文献
10.
介绍了一种数据采集系统的设计,该系统以FPGA作为逻辑控制的核心,以USB2.0作为与上位机数据传输的接口,能实现上位机和下位机的数据传输。文章描述了系统的主要组成和FPGA模块化设计的实现方法,主要介绍了USB通信开发并给出了其核心模块的时序仿真波形图。实验证明能通过该USB接口采集数据信息。 相似文献
11.
本文介绍了一种基于通用串行总线(USB,Universal Serial Bus)2.0接口芯片ISP1581的任意波形发生器,它能快速产生所需波形,频率可随意调节.介绍了在线可编程逻辑器件(FPGA,Field Programmable Gate Array)芯片的控制下,USB接口控制模块、先入先出缓冲器(FIFO,First In First Out)模块、数字信号处理(DSP,Digital Signal Processing)模块等各个模块协同工作的硬件设计,固件设计以及软件设计、并给出了仿真结果.结果显示,本文介绍的任意波形发生器能很好的产生正弦波、三角波、随机波和锯齿波,而且能达到100 Mb/s左右的传送速率. 相似文献
12.
介绍了一种电力监控与数据采集系统设计,给出了系统总体设计方案,并针对信号调理电路、A/D转换电路、FPGA及外围电路、USB接口以及电源模块电路进行了详细介绍。该电力监控与数据采集系统采用USB+FPGA结构,在提高传输速率的同时也增加了系统的数据存储与预处理的灵活性,具有较强的适用性。 相似文献
13.
本文提出了一种基于可编程逻辑器件(FPGA)芯片EP2C20F484的任意波形发生器的设计方法。完成了在FPGA的控制下,USB接口控制模块、SRAM控制模块、DA转换模块等协同工作的硬件设计、固件设计以及软件设计,并给出了实验结果。实验结果表明,此任意波形发生器能够按照要求输出相应波形,达到了设计要求。 相似文献
14.
15.
由于USB接口广泛应用,现在众多SoC中都嵌入了USB IP核。但当前市场上的USB IP核一般仅仅针对某一种总线结构的SoC,可重用性不强。介绍了一款可配置的USB IP核设计,重点描述USB IP核的结构划分,详细阐述了各模块的设计思想。为了提高USB IP的可重用性,本USB IP核设计了总线适配器,经过简单配置可以用于AMBA ASB总线或WishBone总线结构的SoC中。此IP核进行了FPGA验证,验证结果表明他可作为一个独立的模块嵌入到SoC系统中。 相似文献
16.
为了对铁路信号进行分析,系统采用一种基于USB接口的虚拟信号分析仪实现方法.以FPGA为主控芯片,采用高速A/D转换器进行音频信号采集,USB接口传输,LabVIEW平台实现信号分析.具有开发成本低,便于重构的优点.测试结果表明,系统功能正常,性能稳定. 相似文献
17.
18.