共查询到20条相似文献,搜索用时 31 毫秒
1.
基于DSP与FPGA的多通道数据采集系统的设计 总被引:1,自引:1,他引:1
针对煤矿井下的安全生产管理信息采集,设计采用DSP芯片TMS320VC5402和FPGA芯片EPF10K50E作为核心控制部分,完成整个系统的数据处理、数据传输等功能。该系统采集信号频率范围宽、数据传送量大、数据传输速度高,并具有较强的扩展能力。 相似文献
2.
3.
通过模糊自整定PID控制器的设计,本文提出了-种基于VHDL描述、DSP Builder和Modelsim混合仿真、FPGA实现的智能控制器设计及测试新方法.首先,通过MATLAB仿真,得出智能控制器的结构和参数.然后,基于VHDL进行智能控制器的数字化实现及其开环测试.在此基础上,通过分析一般智能控制器的测试特点,采用DSP Builder构建闭环测试系统,Modelsim运行DSP Builder生成文件来验证QuartusⅡ中所做VHDL设计的测试方法.实验表明,该测试方法能有效模拟控制器的激励输入信号,适用于需闭环测试检验控制品质的智能控制器设计. 相似文献
4.
文中定义了条码阅读处理器的功能,给出其VHDL语言的行为源描述,讨论了在VHDL高级综合系统HLS/BIT的支持下面向FPGA,从算法级行为描述开始,自顶向下地进行条码阅读预处理器的设计过程,从中可见,VHDL高级综合和FPGA的结合,是一种简化设计复杂度,提高设计时效的ASIC的简便方法。 相似文献
5.
文章针对目前数字信号处理中大量采用的快速傅立叶变换(FFT)算法采用软件编程来处理的应用现状,在对FFT算法进行分析的基础上,给出了用FPGA(Field Programmable Gate Array)实现的8点32位FFT处理器方案,并得到了系统的仿真结果.最后在Altera公司FLEX10K系列FPGA芯片上成功地实现了综合. 相似文献
6.
基于VHDL的FPGA器件设计 总被引:3,自引:3,他引:3
本文详细讨论了用VHDL语言进行FPGA设计的方法,阐明了VHDL语言的基本概念以及VHDL的综合过程,并举例说明了如何编写可综合的RTL级VHDL代码。 相似文献
7.
陈丽 《单片机与嵌入式系统应用》2006,(10):27-29
HSDI是一种可配置的高速数据指挥通道。本文首先介绍两种高速数据接口HSDIA和HSDIB的硬件结构,随后介绍两种HSDI接口上信号的时序和功能操作,最后结合实例重点介绍如何采用FPGA实现HSDI接口的设计。 相似文献
8.
设计了一种用于目标识别与定位的基于FPGA和多DSP的多总线并行处理器,其特征在于将FPGA作为系统数据缓存、通信与控制中枢,以此为核心,通过数据与控制总线联接端口控制CPLD芯片,通过EMIF总线分别联接DSP(A)、DSP(B)和DSP(C)处理芯片;端口控制CPLD芯片的输入端联接多路并行ADC模数转换芯片,输出端口联接LCD输出显示模块;有源晶体振荡器与FP-GA芯片联接,FPGA芯片将有源晶体振荡器分为4路时钟信号输出,分别输出到CPLD和3片DSP芯片;设计改进了传统采用单DSP搭建信号处理器模式,实际测试的系统内部数据传输速度达到100M,系统最大处理能力可以达到7200MIPS,具有功能强、性能指标高、结构紧凑的优点。 相似文献
9.
以FPGA芯片EP1C6Q240C8为数字载体,利用VHDL语言,在Quartus环境中设计图形液晶控制器,实验表明,本设计完全满足对液晶模块的控制要求,并成功应用于数字存储示波表中,该设计还具有不需增加硬件资源、控制灵活可靠等特点;文中重点介绍了液晶控制器中控制模块的设计方法。 相似文献
10.
11.
提出了Radix-4 FFT的优化算法,采用该优化算法设计了64点流水线IFFT/FFT处理器,该处理器可以在64个时钟周期内仅采用3个复数乘法器获得64点处理结果,提高了运算速度,节约了硬件资源。通过Xilinx XC2S300E Spartan2E系列的xc2s300e器件进行下载验证,仿真结果与MATLAB计算结果误差小于0.5%,该处理器已经成功应用于某OFDM通信系统中。 相似文献
12.
13.
以FPGA为硬件平台,利用FPGA的DSP开发工具DSP Builder对数字滤波器进行建模设计及系统模型仿真,生成VHDL工程文件,编制相应顶层文件,使其符合滤波器硬件系统。利用QuartusⅡ对项目进行综合、编译和调试,生成原理图模块和RTL电路图。通过对5 kHz方波信号进行仿真滤波,并将VHDL下载到硬件系统中进行硬件实现,有效地提取到5 kHz的正弦信号。实验结果表明,该设计很好地达到了FIR滤波器的性能,为数字滤波器的设计与实现提供了新的途径和方法。 相似文献
14.
陈锦华 《自动化与仪器仪表》2010,(3):152-153
对流量及其数据传输机制进行了说明,提出了用单片FPGh对流量的输出值进行处理的解决方法,大大提高了流量的精度。这种方案可使整个系统仅由FPGA、传感器电路及少许外围电路构成,而不再需要单片机和复杂的外罔电路,使接口电路大为简化,系统的可靠性高且易于维护。仿真试验表明,FPGA流体测量接口电路的设计方法是实际可行的。 相似文献
15.
冯鸥 《数字社区&智能家居》2009,(21)
状态机是时序逻辑设计中的重要的算法模型,该文通过VHDL语言描述了一个复杂度为三的查表状态机的实现过程,并利用MAX-PLUSII软件平台的仿真特性验证了其正确性。 相似文献
16.
17.
针对数字化柔性装配体系(DFATS)数据采集具体应用,采用FPGA器件Cyclone芯片控制A/D转换芯片AD7892-1执行采样控制,在QuartusⅡ平台下执行软件编程实现正确的A/D转换的工作时序控制流程,并将采样数据编码,通过射频链路向外传输;从实验室小规模节点组群效果看,采集节点可以满足高采样率和数据640kbit码率通讯的要求。 相似文献
18.
19.