共查询到19条相似文献,搜索用时 844 毫秒
1.
2.
3.
4.
基于51单片机量程自动转换系统设计 总被引:1,自引:0,他引:1
仪器仪表数据采集之前,往往需要经过量程控制电路衰减或放大,使其电压处于适合于取得较高A/D转换精度的范围之内。系统利用单片机与多路选择器及A/D转换器实现仪器仪表量程的自动转换过程,提高测量仪器仪表智能化程度。 相似文献
5.
6.
本文给出了以C8051F020单片机为核心,采用普通元器件所构成的双积分式A/D转换器电路。具有转换速度快、电路结构简单,成本低,易于实现的特点,且可通过软件实现量程扩展、校准与分辨率变更。 相似文献
7.
3^+3/4位自动量程数字万用表芯片ICL7149 总被引:1,自引:0,他引:1
目前国内流行的3 1/2位—4 1/2位数字万用表,一般是采用单片双积分或多重积分式A/D转换器(例如ICL 7106、ICL 7129)。先构成数字电压表DVM,再通过外围电路扩展成数字万用表DMM。这类仪表不仅电路复杂,而且大多属于手动转换量程(MAN-ran-ge),操作比较繁琐。在80年代后期,随着集成工艺技术的迅速发展,单片3 3/4位自动转换量程(AUTO-range)数字万用表专用芯片已经问世。典型产品有美国Intersil公司研制的ICL 7149。这种芯片集DMM基本功能于一体,为研制新型、高性能/价格比的数字万用表创造了条件。目前这种集成电路已进入国内市场。本文介绍单片3 3/4位DMM的设计原理。 相似文献
8.
《电子技术》1992,19(10):26-29
HP3458A8(1 / 2)位数字式万用表对A/D转换器的性能要求较高,它的自校功能要求A/D转换器分辨率达到8(1/2)位数字,积分线性度达到7(1/2)位数字,数字交流功能要求分辨率在18bit时读数速度为50000次/秒。为此HP3458A中A/D转换器采用改进的多斜率技术,使读数速度、分辨率和积分线性度都有很大提高。分辨率为16bit时的读数速度为100000次/秒。输入跟踪的偏差小于0.1ppm。一、多斜率A/D转换技术 (一)双斜率A/D转换技术双斜率技术是一种较为简单的积分式A/D转换技术。图1所示的是实现双斜率A/D转换的一种简单电路。 相似文献
9.
基于单片机的量程自动转换电压表设计 总被引:3,自引:0,他引:3
介绍信号平方后积分平均技术实现交流信号真有效值测量原理;采用真有效值转换芯片AD736实现任意波形的真有效值的精确测量;通过多路模拟开关与运放的组合设置了多个电压量程,应用MC14433的超欠量程信息控制单片机,自动识别输入交流信号电压范围,选择相应的增益和衰减,实现量程自动转换功能.实验结果表明,该电压表具有读数准确、方便,精度高等特点,且适于对任意非正弦波形的测量. 相似文献
10.
11.
基于AD650的VFC型A/D转换器 总被引:1,自引:0,他引:1
针对实际工程的技术要求,设计了一种新型高精度模数转换电路——VFC型A/D转换器。该电路作为计算机控制系统与受控设备之间的接口电路,在计算机控制下,所有的逻辑判断和校正网络均由计算机软件实现,此转换电路不仅调试方便、简单,而且增加了系统的可靠性。实践表明,设计的VFC型A/D转换电路完全满足系统设计要求。本文详细叙述了VFC型A/D转换电路的工作原理、设计思想和实现方法。 相似文献
12.
基于FPGA的高分辨率D/A转换器的实现 总被引:1,自引:0,他引:1
为增强FPGA(现场可编程门阵列)对模拟信号的处理能力,扩展FPGA的应用范围,介绍了一种基于FPGA实现高分辨率D/A转换器的技术。利用FPGA内部PLL(锁相环),提高时钟信号的计数频率,从而提高PWM(脉宽调制)信号的基波频率,通过5阶巴特沃斯低通滤波器,实现14位高分辨率D/A转换器。阐述了PWM实现D/A转换器的理论基础和实际应用注意事项,该方法已用于实际D/A转换器系统,具有精度高、误差小的优点,对于FPGA的实际应用具有一定的指导意义。 相似文献
13.
介绍了基于TI公司MSP430F149的电弧炉电弧电压波形产生系统的设计。采用内建的12A/D转换器采集控制量,利用定时器A的捕获功能取得同步信息,通过定时器BPWM输出实现波形产生。设计充分利用了MSP430单片机的优点,提高了系统集成度和可靠性,降低了系统成本。 相似文献
14.
Improved digital/analogue conversion technique using currentsplitting in lateral bipolar transistors
Describes the use of multiple collector lateral bipolar transistors as precision current splitting elements suitable for use in high resolution monolithic D/A convertor design. Multiple collector structures result in better overall linearity and smaller chip area than previously suggested techniques. A six-bit convertor implemented on a linear bipolar semicustom array is used to demonstrate the advantages of this technique 相似文献
15.
A simple technique for obtaining an extra bit of resolution from a multistep flash A/D convertor is described. It is shown that when used with a conventional multistep convertor, this technique can give significant savings in chip area and power at the expense of a very small increase in conversion time.<> 相似文献
16.
A new pipeline D/A convertor configuration is presented. This structure can be used as a module in a pipeline A/D convertor. The advantage of this D/A structure is that the accuracy is not influenced by any stray capacitor such as bottom plates or drain/source junction capacitors. As a result video frequency operation can be obtained with this structure 相似文献
17.
本文介绍采用A/D转换器和DSP技术实现混频的一种实验方法,文章从频域角度分析与研究A/D转换器的频率变换功能,并采用欠抽样技术(带通采样技术)对高频带通信号进行采样,然后通过DSP软件编程对采样信号进行实时处理与滤波,便得到低频带通信号。与常规电子线路组成的混频器比较,这种基于A/D和DSP技术实现混频的实验结果表明:对一些固定频率的带通信号是可以实现下混频的。 相似文献
18.
传统的以单片机为核心的多道脉冲幅度分析器集成度低、软硬件设计难度大、系统升级困难。文中介绍了一种以高性能32位嵌入式处理器S3C2440处理为核心的多道脉冲幅度分析器的硬件设计方案,电路主要包括甄别电路、峰值扩展电路、控制电路和A/D转换电路。甄别电路通过设定阈值去除低能噪声信号,峰值检测电路进行输入信号的峰位检测和峰值扩展,A/D转换电路实现输入信号的模拟-数字量的转换。控制电精确控制了整个电路的工作时序。测试表明,该系统具备良好的微分非线性和积分非线性、速度快、稳定性好、可用于实际工作。 相似文献
19.
《Solid-State Circuits, IEEE Journal of》1987,22(2):295-297
The use of a monotonic ladder network in a two-stage n-bit flash A/D convertor is examined. The technique is verified by a 6-bit discrete ADC. High-speed and monotonic operation are theoretically impossible in a two-step flash converter with this technique. This method allows for a reduction in the required circuit die size, while maintaining the conversion speed of a flash A/D converter. 相似文献