共查询到10条相似文献,搜索用时 78 毫秒
1.
测试系统中的信号采集是系统的一个重要环节;文章提出了一种基于FPGA的高速模拟信号采集卡,采用Verilog HDL实现FPGA内部逻辑电路设计,采用AD7938实现ADC采样模块;总线选择BLVDS,FPGA完成BLVDS总线上数据的接收、发送以及数据的缓存,上位机指令和板卡反馈数据依照Modbus协议进行传输,C8051F120完成对FPGA内部BLVDS接收电路缓存数据的读取,根据上位机指令对AD7938控制寄存器以及影子寄存器进行控制,并启动BLVDS驱动电路完成数据的发送;实验结果表明:通信速度快、稳定、可靠,电压采集的结果控制在±0.10V允许范围内。 相似文献
2.
3.
4.
针对数据采集系统中上位机无法与多节点采集设备高速通信的问题,设计了一种基于MLVDS接口和USB3. 0接口的数据传输系统。该传输系统采用CYUSB3014接口芯片实现计算机与FPGA的高速数据传输,采用ADN4693E接口芯片完成多节点数据传输,以FPGA作为核心控制器,并基于MLVDS自定义协议解析多节点通信逻辑,实现MLVDS接口与USB3.0接口之间的数据交互。测试结果表明,该系统数据转换结果准确、可靠,实现了上位机与多节点数据采集设备间的高速通信。 相似文献
5.
6.
该设计采用FPGA(FieldProgrammableGateArray)控制ADC0809进行数据采集,并对ADC0809采集到的数据进行缓存,这可加快数据处理的速度并防止数据丢失,使数据采集更加准确。系统中向上位机传送数据由单片机控制,并将其采集到的数据传送给LCD显示。使用FPGA扩展引脚可实现多路数据采集,可解... 相似文献
7.
设计一种采用FPGA的数据采集传输系统.以FPGA为逻辑控制核心,通过RS485接口接收上位机指令,数据传输采用SDLC(同步数据链路控制)协议以提高可靠性.FPGA采集六路AD数据以及八路温度数据,这些数据经由DSP处理之后存储至FLASH中.FPGA根据上位机指令,读取FLASH中相应的数据并通过RS485接口上传至上位机.经系统测试验证,该设计能够满足技术要求,数据的采集、存储、传输均正确,为后续工作提供了保障. 相似文献
8.
9.
10.
针对数字式超声TOFD(超声衍射时差)无损检测系统对数据采集的高速、高精度要求,设计了一种基于FPGA和USB2.0的双缓存超声TOFD数据采集系统。该系统采用10-bit精度高速模数转换芯片AD9211,最高采样频率达120MH_z。使用LabVIEW编写上位机软件,实现波形的显示和存储,以及对采样频率、采样深度等的控制。本系统的双缓存设计不仅实现了高速数据的缓存,并且实现了上位机数据读取和A/D转换的同步,实验结果表明该系统能够满足数字式超声TOFD数据采集的需求。 相似文献