共查询到20条相似文献,搜索用时 156 毫秒
1.
2.
3.
4.
随着从远处可以有效地进入和控制各种仪器的需要增加。基于WEB的远程控制很可能为一个新产品的一个标准配置。例如HP公司(PALOALTO,加州)HP16600A和16700A组合分析仪和仿真器增加了WEB服务器能力,将它们定位在工业上第一个复杂的具WEB功能的逻辑分析仪。 在做这种事情时,公司认识到设计队伍和成员往往需从仪器或设计地点到另一个地方去,他们在所在地点不仅要看到数据,而且能够操纵仪器。一种可以获取数据但需要额外硬件因 相似文献
5.
用于16700逻辑分析系统的Agilent16720A测试图形发生器模块允许以高速300MHz、半通道模式在目标系统中驱动多达16M的矢量。发生器的每个模块提供48个通道,可以将5个模块与单一时基相联系。可以利用强大的测试矢量功能来更彻底地测试您的系统硬件。信号源可以提供5-VTTL、3态TTL;3态 CMOS、3态 3.3-VECL;PECL和3.3-V PECL。HP Agilent 16720A测试图形发生器@兰秀 相似文献
6.
7.
8.
《电子产品世界》1997,(4)
惠普公司前不久推出新一代HP16500C逻辑分析系统平台,以替代其前一代产品HP16500B.其中的主要改进包括下面几点:内置局域网接口、与HP16505A样机分析仪连接的高速接口和一个用于与扩展机箱HP16501A连接的接口.与采用HP16500H LAN网卡的HP16500B相比,其价格降低了近一千美元.增加了目标系统的控制端口.将鼠标与键盘接口改成PS-2标准,与PC机DIN接口完全兼容.将逻辑分析仪的外触发输出BNC进行了修改定义.在16500C上,外触发输出可以在下一次运行,以及运行停止时锁定输出,输出触发脉冲宽度可在40ns~80ns范围,也可为集电极开路输出,输出极性可以选择设置. 相似文献
9.
《电信技术》2003,(11):93-94
安捷伦展示在Intelx16测试平台上的双向PCIExpress流量捕获在Intel运营商论坛上,安捷伦科技展示了基于Intelx16测试平台的双向PCIExpress流量捕获。安捷伦的全套PCIExpress测试工具能使高带宽设计师调试和验证实现x1至x16范围链接的PCIExpress器件的所有各层。这些测量和分析能力可帮助计算机和通信行业下一代PCIExpress设计更快地进入市场。这次展示的安捷伦N4220A数据包分析探头,专用于数据包触发和解码,以捕获双向x16PCIExpress流量。使用该探头和安捷伦16700系列逻辑分析仪及16753/54/55/56A逻辑分析仪模块,工程师就具有调… 相似文献
10.
11.
一、系统的由来和基本结构 本系统基于美国惠普公司生产的HP8920A和德国R/S公司生产的CMS系列无线电综合测试仪,参考了无线测试软件HP11807A的精华,利用HP-IB接口(IEEE-400接口)联接仪器和计算机,通过全中文软件实现模拟蜂窝手机的自动测试,测试结果可以存储,也可打印输出。本系统可用于TACS和AMPS二种制式。 在使用和推广HP8920A的工作中,我们感到HP8920A和HP11807A的004及005软件在运行中,存在一些问题。第一,我国广大用户英文水平有限,而HP8920A本身的屏幕只 相似文献
12.
基于FPGA/CPLD的占空比为1∶n的n分频器的设计 总被引:1,自引:0,他引:1
CPLD和FPGA都是可编程逻辑器件,利用他们进行数字系统设计具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及实时在线检验等优点。Verilog HDL是目前应用最为广泛的硬件描述语言之一,可以用来进行各种层次的逻辑设计,也可以进行数字系统的逻辑综合、仿真验证和时序分析。简要介绍了CPLD/FPGA器件的特点和应用范围,并以占空比为1∶5的5分频器的设计为例,介绍了在Max Plus II开发软件下,利用Verilog HDL硬件描述语言设计数字逻辑电路的过程和方法,最后给出了仿真波形。 相似文献
13.
基于FPGAflHDL的红外遥控接收信号解码器设计 总被引:3,自引:2,他引:1
分析了红外线遥控系统的数据编码和传输机制;用VerilogHDL语言设计了红外遥控接收信号解码器电路;硬件结构包括边沿检测电路、分频电路、计数器、核心状态控制器和显示驱动电路等;在Mode1Sim6.2仿真工具中进行了仿真测试;用Xilinx ISE9.1软件进行了综合、适配和FPGA器件下载测试,并用Agi1ent16823A逻辑分析仪进行了数据采集显示验证,结果表明该电路实现了数据接收和显示的目的,符合红外遥控数据传输协议。 相似文献
14.
15.
CPLD和FPGA都是可蝙程逻辑器件,利用他们进行数字系统设计具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及实时在线检验等优点。Verilog HDL是目前应用最为广泛的硬件描述语言之一,可以用来进行各种层次的逻辑设计.也可以进行数字系统的逻辑综合、仿真验证和时序分析。简要介绍了CPLD/FPGA器件的特点和应用范围,并以占空比为1:5的5分频器的设计为例,介绍了在Max+Plus Ⅱ开发软件下.利用Verilog HDL硬件描述语言设计数字逻辑电路的过程和方法。最后给出了仿真波形。 相似文献
16.
17.
18.
19.