首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到16条相似文献,搜索用时 796 毫秒
1.
VHDL实现的基于DDS技术的干扰信号   总被引:1,自引:0,他引:1  
VHDL作为一种硬件描述语言,用于描述硬件电路的功能、信号连接关系及定时关系,在电子工程领域得到了广泛的应用。DDS(直接数字频率合成)是将先进的数字处理理论与方法引入频率合成的一项新技术。介绍了DDS的基本原理及其调制特性,并利用VHDL语言编程实现了DDS;介绍了基于DDS技术的噪声调频干扰信号的产生,给出了其主要部分的仿真结果,验证了其正确性。  相似文献   

2.
FSK/PSK调制的FPGA实现   总被引:2,自引:0,他引:2  
赵菁  文时祥 《电子科技》2011,24(4):64-66
基于DDS和VHDL硬件描述技术,采用大规模可编程门阵列FPGA,实现了FSK和PSK数字调制。介绍了m伪随机基带码元发生器、跳变检测器和DDS信号发生等模块。系统参数易修改、可移植性强、性能稳定。  相似文献   

3.
一种基于FPGA技术的雷达线性调频信号的实现方法   总被引:1,自引:0,他引:1  
线性调频信号作为一种常用的脉冲压缩信号,在雷达系统中有着广泛的应用。介绍了基于FPGA(现场可编程门阵列)的DDS(直接数字频率合成)软件编程技术实现线性调频信号的基本原理和具体方法,采用VHDL语言编程,给出了部分主要源程序,并与DDS专用芯片的方法进行了比较。  相似文献   

4.
李庆洪  陈婷  周雪峰  梁懿 《压电与声光》2006,28(3):263-264,268
简要介绍了线性调频信号产生技术的现状,详细介绍了直接数字频率合成(DDS)的基本原理。给出了高性能DDS芯片AD9858的主要特点和配置方法,同时以图形方式给出了基于AD9858芯片硬件结构及互连方法,以及控制DDS芯片的VHDL语言工作波形图,描述了输出线性调频信号的控制流程。  相似文献   

5.
在频率合成领域中,直接数字合成(DDS)是近年来新的技术,它是从相位概念出发直接合成所需波形的一种新的全数字技术的频率合成方法。本文研究基于直接数字合成(DDS)技术的任意波形发生器(AWG)系统设计。以DDS技术为核心,采用FPGA芯片作为系统的硬件实现平台,利用VHDL语言编程实现正弦波的标准波形。结构紧凑,电路简...  相似文献   

6.
李可为  张玉平 《电讯技术》2012,52(5):818-821
当前大多数DDS实现方案要满足工程要求,成本和复杂度都很高。为此,提出一种基于 相位合成利用低端FPGA实现DDS的优化设计方案,介绍了其硬件和软件实现。 实测结果表明,所设计的DDS功耗低,输出信号频率稳定度高,频率转换速度快,输出频 点灵活,任意设置信号波形效果好,能普遍应用于通信调制、仪表检测、信号发生中。  相似文献   

7.
基于DDS技术的多路同步信号源的设计   总被引:1,自引:1,他引:0  
多路同步数字调相信号源一般采用单片机和多片专用DDS芯片配合实现.该技术同步实现复杂,成本高.给出了一种基于FPGA的多路同步信号源的设计方法,通过VHDL语言硬件编程实现了基于单片FPGA的多路同步信号,数字调相快速准确.利用QuartusⅡ进行综合和仿真验证了该设计的正确性,该设计具有调相方便、速度快、成本低等优点.  相似文献   

8.
随着数字信号处理技术的发展,DDS技术被越来越广泛的应用于各种数字系统中,它是一种基于数字电路的频率合成方法,随着各种大规模数字可编程芯片的出现,使用DDS有效地解决了模拟电路频率合成技术对相位和频率控制的复杂性和误差较大的特性.首先介绍了DDS技术的基本工作原理和结构,然后用Verilog硬件编程语言实现了基于DDS的信号发生,在此基础上设计了一种基于DDS技术的多路线性调频信号,并给出了其仿真结果,验证了其正确性.  相似文献   

9.
EDA技术是以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关开发软件,自动完成用软件的方式设计的电子系统到硬件系统实现,最终形成集成电子系统或专用集成芯片的一门新技术。介绍一种基于DDS原理,并采用FPGA芯片和VHDL开发语言设计的任意函数调频的任意波形信号发生器,给出了设计方案和在GW48 CK型EDA集成电路开发系统上实现的实验结果。  相似文献   

10.
介绍了一种用于校正定时电路时基信号的方法,基于VHDL硬件描述语言来设计与实现,并给出了主要VHDL原代码和仿真波形图。  相似文献   

11.
基于FPGA的DDS信号源设计   总被引:1,自引:0,他引:1  
介绍了DDS(直接数字合成)信号源的原理及组成,给出了VHDL(甚高速集成电路硬件描述语言)源代码,并探讨了在设计中应注意的事项。文中介绍的设计方法和代码已经过实验验证。采用VHDL在FPGA(现场可编程门阵列)器件上完成数字系统的设计,可以大大简化设计过程,提高设计效率,并可以根据实际要求进行灵活修改,充分显示了EDA(电子设计自动化)技术的特点与优势。  相似文献   

12.
介绍了USB(统一S频段)系统纯侧音测距信号发生器的组成、结构和工作原理,采用了FPGA(现场可编程门阵列)和ADI公司的具有内部调制功能的高速DDS(直接数字频率合成器)器件AD9957构建了信号发生器的通用平台,应用VHDL可编程语言编写了核心处理模块的硬件开发程序,给出了中频USB侧音测距信号发生器的实现方案。该设计已在某测距系统中得以应用,调试结果表明,所提出的方案产生的信号达到了系统设计要求,满足了相关参数指标。  相似文献   

13.
提出了一种基于现场可编程逻辑器件(FPGA)的有限冲击响应(Finite Impusle Response, FIB)滤波器的设计新方法,该方法利用分布式算法来并行实现FIR数字滤波器硬件电路,并用VHDL编程。仿真实验结果表明,该方法能使设计简单、灵活,同时利用加法器代替乘法器不仅节约了硬件资源,而且提高了数字信号处理的速度。  相似文献   

14.
介绍一种针对瞬变光辐射信号探测的数据采集系统。该方案以FPGA为控制处理核心,实现了高性能的数据采集。针对特定目标信号,采用变频采样技术,在电路上以变频存储的方式实现,降低了设计难度。采用Altera公司的EPF10K20为设计载体,使用VHDL语言对该采集系统的控制逻辑和时序进行了硬件语言描述。该设计方案占用的FPGA资源少,具有实时性好、可靠性高、集成度高和易于移植等特点。  相似文献   

15.
在EAST分布式中央定时同步系统中,时钟分频和触发延迟电路是分布式节点的核心。为了完成对基准时钟信号进行多路任意整数倍的等占空比的分频,并对输入的触发脉冲进行多路任意时间的延迟输出,本设计中采用VHDL语言进行编程,实现了多路时钟分频信号的输出和多路延迟输出,特别是提高了奇数分频和触发延迟的时间精度,最后在QuartusⅡ9.0软件上对设计的波形进行分析,验证了该设计的可行性。  相似文献   

16.
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号