共查询到17条相似文献,搜索用时 265 毫秒
1.
本设计基于OMAP3530处理器的开发平台设计视频监控客户端。该客户端通过SIP协议和服务器端通信。视频监控客户端在OMAP3530开发板实现,其ARM端完成客户端呼叫,建立与视频服务器连接,音视频数据流接收、播放和存储等功能,其DSP端完成解码器实时实现。设计重点为客户端oRTP和eXosip库的移植、监控界面的设计和H.264解码器实时实现。 相似文献
2.
3.
4.
利用OMAP3530为硬件平台,在Linux操作系统下,采用I2C总线协议方式,实现对L3G4200D三轴陀螺仪的驱动。以L3G4200D传感I2C接口具有的快速模式,配合OMAP3530硬件的外界I2C接口,实现了对L3G4200D三轴数字陀螺仪实时的高数数据采集。 相似文献
5.
本文主要介绍了AVS视频解码的关键技术及解码原理。针对AVS视频解码器开源代码RM52J_r1解码效率相对低下的问题,根据该开源代码设计了新的AVS解码器。实验结果表明,在保证解码质量的前提下,解码速度有了很大的提高,基本上能达到实时解码的要求。 相似文献
6.
7.
孙静 《智能计算机与应用》2016,(6)
本文以OMAP3530为处理器,S3C2410 LCD控制器为基础,基于嵌入式Linux 2.6内核,研究了FrameBuffer机制下的LCD驱动程序,介绍了相关的数据结构,FrameBuffer的加载和卸载的完整过程.实现了在LCD上显示字符、图形、图像的应用. 相似文献
8.
9.
10.
AVS中可变长解码器的硬件设计 总被引:1,自引:0,他引:1
AVS是我国自主制定的音视频编码技术标准。简要介绍AVS标准视频压缩部分的特点,重点研究AVS可变长熵解码的原理和技术方法并进行优化,主要采用并行解码结构以达到实时解码。在此基础上提出了一种针对AVS视频编码标准的变长码——指数哥伦布码解码的硬件设计结构,最后给出实现该硬件结构对应FPGA实验仿真结果。 相似文献
11.
文章根据软件无线电的基本原理,使用OMAP3530处理器和FPGA,设计了一个新型的软件无线电平台,以满足高性能、低功耗和便携性的需求。 相似文献
12.
为了设计一种功能丰富、易于扩展的多媒体处理系统,根据多媒体系统现状及发展趋势,制定了基于嵌入式Linux以及OMAP3530处理器为核心的系统设计方案,该系统具有多媒体模块、网络模块、显示模块及人机交互模块等。在此基础上进行了系统的硬件、驱动及应用层设计,软件平台在Linux内核2.6.28的基础上进行驱动的开发以及编解码算法的移植。实验表明,该系统具有功能多样化、技术一体化、系统集成化等一系列特点。针对不同的用户需求,可进行功能重组,对厂商和终端用户而言,将更加灵活方便,并且具有良好的应用前景。 相似文献
13.
基于Android系统的影音播放器开发 总被引:5,自引:0,他引:5
基于开源移动终端操作系统Android开发了一个影音播放器。影音播放器由文件测览器、视频播放、音频播放、播放列表管理及歌词同步显示等模块组成,界面采用XML脚本配置生成。软件基于文件浏览器的方式实现了媒体库的管理,大大方便了用户的操作。软件每次启动时都会对储存设备进行扫描,将扫描到的歌词文件信息保存到歌词数据库中。对正在播放的歌曲,根据歌曲名字检索歌词文件,并同步显示歌词。在Android模拟器和OMAP3530开发板上对播放器进行了功能测试与验证。 相似文献
14.
15.
《Signal Processing: Image Communication》2009,24(4):312-323
AVS1-P2 is the newest video standard of Audio Video coding Standard (AVS) workgroup of China, which provides close performance to H.264/AVC main profile with lower complexity. In this paper, a platform-independent software package with macroblock-based (MB-based) architecture is proposed to facilitate AVS video standard implementation on embedded system. Compared with the frame-based architecture, which is commonly utilized for PC platform oriented video applications, the MB-based decoder performs all of the decoding processes, except the high-level syntax parsing, in a set of MB-based buffers with adequate size for saving the information of the current MB and the neighboring reference MBs to minimize the on-chip memory and to save the time consumed in on-chip/off-chip data transfer. By modifying the data flow and decoding hierarchy, simulating the data transfer between the on-chip memory and the off-chip memory, and modularizing the buffer definition and management for low-level decoding kernels, the MB-based system architecture provides over 80% reduction in on-chip memory compared to the frame-based architecture when decoding 720p sequences. The storage complexity is also analyzed by referencing the performance evaluation of the MB-based decoder. The MB-based decoder implementation provides an efficient reference to facilitate development of AVS applications on embedded system. The complexity analysis provides rough storage complexity requirements for AVS video standard implementation and optimization. 相似文献
16.
针对无线视频传输系统的难点,提出了双模视频传输系统。该系统在硬件上采用OMAP3530芯片,编码上使用H.264编码,充分利用了H.264标准在数据压缩率和网络友好性等方面无可比拟的优势。无线传输利用TD-SCDMA和CDMA20001x两种3G无线传输信道,采用双模调度和管理算法提高了网络可利用带宽,增加了视频传输的稳定性。 相似文献
17.
介绍了一种基于AVS解码芯片DSl000的IPIV机顶盒的设计和实现.硬件方面结合Broadeom公司IPTV专用处理器进行音频解码和电视信号的输出处理.软件方面采用嵌入式Linux操作系统.底层采用基于字符设备的驱动支持,遵循DS1000的解码处理流程可以高效流畅地的实现AVS流媒体的直播解码和良好的用户界面. 相似文献