共查询到19条相似文献,搜索用时 46 毫秒
1.
本文在讨论软件无线电的基本原理、结构、特点以及关键技术的基础上,研究了软件无线电数字前端中的数字下变频(DDC)技术。 相似文献
2.
3.
运用EDA设计方法,研究了基于FPGA的数字下变频算法,用DA算法对其中的滤波器进行了优化,并对算法作了软件仿真。 相似文献
4.
5.
数字下变频器(Digital Down Converter,DDC)是WCDMA直放站的重要组成部分,它将高速采样的数字中频信号下变频到基带,然后进行抽取,低通滤波。重点研究了数字下变频器的数控振荡器NCO和半带滤波器的原理和硬件设计仿真,通过FPGA芯片Virtex-6 XC6VLX75T设计实现了适用于WCDMA直放站的数字下变频器,并对其进行硬件仿真与验证。 相似文献
6.
7.
提出一种基于多相滤波器组的数字信道化测频接收机的设计方法,通过信道化的方法实现频带划分,降低了后续信号处理的速度。通过理论分析以及仿真,验证了算法的可行性。 相似文献
8.
基于欠采样技术的软件无线电接收机研究及实现 总被引:1,自引:0,他引:1
带通信号处理技术广泛用于通信、雷达等领域。随着数字技术的发展,人们越来越希望能直接在射频端实现数字处理,而数字信号处理却远远达不到这一要求。欠采样技术则可使中频乃至射频数字处理成为可能。针对这一问题本文将讨论和分析基于欠采样技术的软件无线电接收机的关键技术及其仿真实现。 相似文献
9.
设计和实现了基于FPGA的可编程数字下变频器(DDC),用于宽带数字中频软件无线电接收机中,主要完成了数字下变频、数据抽取等功能。采用自顶向下的模块化设计方法,将整个下变频器划分为基本单元,实现这些功能模块并组成模块库。在具体应用时,优化配置各个模块来满足具体无线通信系统性能的要求。 相似文献
10.
11.
数字正交下变频器DDC是数字接收机系统中的核心部件,其作用是将ADC数字化后输出的高速中频信号进行下变频、抽取降速和低通滤波,使之变为适合处理的基带信号。给出了DDC各模块在FPGA中高效实现的方法,并且利用嵌入式逻辑分析仪对系统加载板卡后的实时运行结果进行了测试分析。 相似文献
12.
介绍了一种在FPGA上实现高效窄带有限冲击响应滤波器(FIR)的设计方法.该方法利用数字下变频抗混叠滤波器的多速率和窄带的特点,采用插值FIR滤波器(IFIR)和多相滤波器相结合的设计思路,实现了该滤波器的高效设计. 相似文献
13.
基于FPGA的数字下变频设计与实现 总被引:5,自引:1,他引:4
介绍了扩频通信中的数字下变频,通过查找表的方式进行了混频和FIR低通滤波的设计及实现,并通过了FPGA仿真验证。实现的DDC具有结果误差小、读存时间短、占用资源少等特点。 相似文献
14.
15.
16.
17.
介绍了软件无线电的概念和结构,针对传统软件无线电实现方案,提出一种基于SOPC技术的中频软件无线电解决方案.系统采用基于Nios Ⅱ软核处理器的SOPC技术,在ALTERA公司的FPGA上实现了片上系统.基于SOPC技术的软件无线电系统具有极高的灵活性、可扩展性,这充分体现了软件无线电的设计思想. 相似文献
18.
以FPGA为硬件平台,利用FPGA的DSP开发工具DSP Builder对数字滤波器进行建模设计及系统模型仿真,生成VHDL工程文件,编制相应顶层文件,使其符合滤波器硬件系统。利用QuartusⅡ对项目进行综合、编译和调试,生成原理图模块和RTL电路图。通过对5 kHz方波信号进行仿真滤波,并将VHDL下载到硬件系统中进行硬件实现,有效地提取到5 kHz的正弦信号。实验结果表明,该设计很好地达到了FIR滤波器的性能,为数字滤波器的设计与实现提供了新的途径和方法。 相似文献