首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 78 毫秒
1.
单纯的DDS技术在与PLL技术在频率合成应用中各有优缺点,采用混合式频率合成技术可以将两者结合,做到取长补短。利用DDS激励PLL混合式频率合成技术实现了一种频率纯度较高、可快速数字扩频的频率合成器,并对设计过程中的问题进行了讨论。得到了优于传统技术的测试结果和频谱图。  相似文献   

2.
为了解决传统信号源输出信号种类单一、频率固定、实时调节能力差、噪声大等问题,设计了基于DDS和PLL的频率合成器,该频率合成器以FPGA为控制单元,选用DDS芯片AD9910,以及低噪声数字鉴相芯片ADF4108,用DDS直接激励PLL,能够稳定输出高达2.85GHz的信号,该频率合成器具有多种波形输出,频率、相位可变,可实时调频调相等功能。经测 试,相位噪声优于-116dBc/Hz@1MHz,满足实际应用需求。  相似文献   

3.
基于AD9858的快速捷变频频率合成器的设计   总被引:6,自引:3,他引:3  
选用内部时钟可达1GHz的高性能直接数字合成频率源DDS芯片AD9858作为核心器件设计频率合成器,采用DDS DSP SAWO的设计方案,设计成功905MHz低相噪、高稳定度的声表面波振荡器为AD9858提供参考时钟,整个系统采用高性能的DSP作为控制电路。文中详细阐述了AD9858芯片的主要性能及其在快速捷变频频率合成器设计中的应用方法。  相似文献   

4.
本文对比分析了现在广泛应用的几种频率合成技术,根据短波跳频电台的技术特点,实现了一种直接数字频率合成(DDS) 锁相环路(PLL)频率合成器的设计。它采用DDS输出作为PLL参考源的方法,实现了短波电台100Hz的频率间隔以及跳频系统所要求的快速频率转换和低相位噪声的统一。  相似文献   

5.
蒋英超 《电子工程师》2007,33(5):31-32,63
介绍了DDS(直接数字频率合成)技术及PLL(锁相环)频率合成技术的工作原理及特点,给出了现代电台设计中基于DDS的频率合成器的设计方案.采用DDS输出作为参考的PLL频率合成器非常适合用做现代电台的本振.  相似文献   

6.
一种先进的N分数锁相环频率合成器   总被引:5,自引:0,他引:5  
何强 《半导体技术》2003,28(3):74-75,73
分析了N分数PLL频率合成器,并把 Σ-Δ调制技术应用于频率合成器中,解决了频率分辨率和鉴相器工作频率之间的矛盾,同时大大提高了噪声性能。  相似文献   

7.
一种先进的N分数锁相环频率合成器   总被引:1,自引:1,他引:0  
何强 《电子工程师》2002,28(12):45-46
分析了N分数PLL频率合成器,并把∑-△调制技术应用于频率全盛器中,解决了频率分辨率和鉴相器工作频率之间的矛盾,同时大大提高了噪声性能。  相似文献   

8.
直接数字式频率合成器(DDS)是近期发展迅速的频率合成方法,具有高分辨力、快速变频等优点。本文首先简介DDS原理和杂散性能,其次分析DDS与DS及PLL的常见组合方案,并对DDS附加PLL方案进行性能分析和研究,最后实现了S波段低相噪、高分辨DDS频率源。  相似文献   

9.
ADF4106及其在RF系统中的应用   总被引:1,自引:0,他引:1  
ADF4106是ADI公司生产的高集成度PLL频率合成器,该芯片具有宽频带、低噪声、低功耗及低成本等优点。本文介绍了该芯片的主要功能及其在RF系统中的应用。  相似文献   

10.
C频段频率合成器设计   总被引:1,自引:0,他引:1  
DDS与PLL的组合方式通常有两种,PLL内插DDS和DDS激励PLL的组合方式。本文充分利用了这两种方式的优点,实现了一种能完全覆盖C频段的宽带低相位噪声频率合成源设计。首先在理论分析的基础上给出了设计方案,然后对其可行性进行了论证,最后用实验结果证明了该方案的正确性。  相似文献   

11.
结合PLL和DDS的优点,设计出了基于PLL+DDS方案的接收机系统频率合成器的硬件电路.借助EDA软件ADS和ADISimPLL软件对关键模块进行设计仿真.最后利用Cadence软件完成硬件电路的设计,测试结果表明该频率合成器达到指标要求.  相似文献   

12.
谢谢 《电子科技》2012,25(7):92-94
介绍了一种低相位噪声、快速转换频率合成器的设计与实现,采用DDS、变带宽、频率预置等多种措施,频率转换时间〈80μs,并对实验结果进行了分析讨论。实验结果表明,该合成器相位噪声具有良好、锁定时间短,适合在超短波电台中应用。  相似文献   

13.
提出一种基于直接频率合成技术(DDS)的锁相环(PLL)频率合成器,该合成器利用DDS输出与PLL反馈回路中的压控振荡器(VCO)输出混频,替代多环锁相频率合成器中的低频率子环,使合成器输出频率在89.6~110.4 MHz之间分辨率达1 Hz,并保持DDS相噪、杂散水平不变。结合DDS的快速频率切换和PLL环路跟踪能力,实现信号的快速跳频。本文给出了技术方案,讨论部分电路设计,并对主要技术指标进行理论分析,最后给出了实验结果。  相似文献   

14.
DDS是一种新型频率合成技术 ,应用日益广泛 ,但杂散含量高成为其进一步发展的瓶颈。本文首先简要介绍传统 DDS,然后对计算法 DDS做数字实现和频谱分析 ,最后比较 2种 DDS的杂散性能 ,得出计算法 DDS杂散性能优于传统 DDS杂散性能  相似文献   

15.
施华虎  张灵迪 《电子科技》2011,24(11):36-38
介绍了直接数字频率合成(DDS)的结构和原理,并将DDS技术应用于短波射频通信频率源中。实现了一种基于单片机+DDS可编程低噪声频率源,输出信号范围46.5~75 MHz。实验结果表明,该频率源具有频率分辨率高、相位噪声低等优点,满足短波射频通信系统对频率源的设计要求。  相似文献   

16.
提出了一种Ka波段低杂散、捷变频频率合成器设计方案。该方案采用直接数字合成(DDS)+直接上变频的频率合成模式,DDS1产生360~600 MHz低杂散中频信号,DDS2产生波形信号。经过4次上变频、分段滤波、放大后,该方案实现了宽带、低杂散、捷变频频率合成器的设计,为系统提供本振信号、激励信号等。根据设计方案,制作了实物。实测该频率合成器输出杂散小于-75 dBc,频率切换时间小于200 ns,带宽2 GHz,步进1 MHz,35 GHz载波处相噪约-95 dBc/Hz@1kHz。该频率合成器不仅可广泛应用于雷达、对抗、通信等领域,也为其他类似需求频率合成器提供了参考。  相似文献   

17.
介绍了基于DDS的米波段频率综合器的工作原理,给出了设计方案,并针对DDS固有高阶交调杂散采用了双路参考信号的设计,得到了良好的实验结果。  相似文献   

18.
S波段DDS频率合成器   总被引:2,自引:0,他引:2  
介绍了 DDS的基本原理及其在频率合成器中的应用 ,分析了各种合成方式的特点 ,并给出了 DDS频率源的实例和所达到的性能指标  相似文献   

19.
抑制DDS相位舍位杂散的一种新方法   总被引:2,自引:0,他引:2  
直接数字式频率合成器(DDS)是最新的频率合成技术,它具有分辨率高,频率转换速度快等优点,但是杂散分量丰富.本文旨在介绍相控阵天线抑制旁瓣的几种方法,并利用其中的随机相位馈相法来处理相位舍位条件下的DDS,从而降低杂散电平.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号