首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
近期根据对ASIC设计人员团队的调研,发现在所有的设计项目中,超过70%的设计项目在测试芯片流片前采用某种形式的基于FPGA的原型来构建设计的高速模型。这种原型有助于在设计周期中尽早启动软件开发工作和完成功能覆盖。在许多公司中,采用商用的基于FPGA的原型系统所具备的多用性和重用优势较公司内部开发的定制电路板可带来更高的投资回报。Synopsys HAPS高性能ASIC原型系统长期以来一直使用赛灵思Virtex FPGA作为ASIC原型的逻辑主机(logic host)。  相似文献   

2.
与Xilinx合作出版业界首本基于FPGA的SoC设计原型方法手册新思科技有限公司(Synopsys)和可编程逻辑行业领导者Xilinx公司,日前宣布推出《基于FPGA的原型方法手册》一书(FPMM),这是一本以FPGA为平台进行系统级芯片(SoC)开发的实用指南。  相似文献   

3.
新思(Synopsys)和Xilinx公司3月宣布推出《基于FPGA的原型方法手册》一书(FPMM),这是一本以FPGA为平台进行系统级芯片(SoC)开发的实用指南,凝结了来  相似文献   

4.
业界动态     
《电子世界》2011,(4):7-9
<正>Synopsys和Xilinx合作出版业界首本基于FPGA的SoC设计原型方法手册新思科技有限公司和Xilinx公司日前宣布推出《基于FPGA的原型方法手册》一书,这是一本以FPGA为平台进行系统级芯片开发的实用指南。这本手册凝结了来自BBC研发、Designof System on Silicon S.A.(DS2)、飞思卡尔半导体、LSI、NVIDIA、意法半导体和德州仪器公司工程师团队的宝贵设计和验证专业知识,他们已经成功地采用基于FPGA的原型技  相似文献   

5.
副载波产生电路的FPGA实现   总被引:1,自引:0,他引:1       下载免费PDF全文
冯春波  吴金  陆生礼   《电子器件》2007,30(2):672-674
副载波产生电路是视频处理系统的重要组成部分.介绍了直接数字频率合成(DDFS)原理及副载波在视频信号处理中的作用;利用DDFS技术设计出一种改进的副载波产生电路结构.FPGA的设计实现是以系统方案为输入,进行RTL级描述、逻辑综合、器件编程测试激励等一系列流程的处理才能完成FPGA芯片设计.利用Altera公司的FPGA器件(EP2C35)实现电路结构、功能和仿真结果.  相似文献   

6.
新思科技公司日前推出一种集成化混合原型验证解决方案,它将Synopsys的Virtualizer虚拟原型验证和SynoPsys基于FPGA的HAPS原型验证结合在一起,以加速系统级芯片(SoC)硬件和软件的开发。通过对新设计的功能使用Virtualizer虚拟原型技术和对重用逻辑使用基于FPGA的HAPS原型技术,设计师能够将设计周期中软件开发的起始时间提前多达12个月。  相似文献   

7.
本文阐述了一种芯片时钟与功耗管理控制器的工作原理,进行了模块划分,采用硬件描述语言实现了设计,并利用Synopsys公司的EDA工具进行了仿真和综合。该控制器已成功应用于东南大学ASIC中心研制的嵌入式处理器芯片Garfield4Plus中,并通过了实际的流片和测试。  相似文献   

8.
王智韬  王升杨  胡淑花  雷凯  李挥 《电声技术》2008,32(1):42-44,48
介绍了一种数字音频功率放大器数字信号处理的基本原理与实现方法.对整个数字音频功放的数字信号处理器的设计进行了详细介绍,并通过Xilinx FPGA工具进行了验证,利用Synopsys工具进行了完整的电路设计、仿真和版图设计.流片采用Chartered 0.35μm工艺.  相似文献   

9.
张锋  周玉梅  黄令仪 《半导体学报》2004,25(9):1169-1174
提出了一种自顶向下的基于晶体管级的全定制IP漏电流功耗计算方法,该方法计算快速高效,实用性强,取代了以往完全依靠软件仿真进行功耗计算的技术.在设计龙芯 号CPU中的全定制IP时应用了此方法,该芯片采用的是中芯国际0 .18μm CMOS工艺技术.为了验证该方法,把计算结果与Synopsys公司的Nanosim仿真结果进行对比,误差只有10 %左右.由于软件仿真需要大量的测试激励与计算时间,而该方法不需要外加测试激励便可以计算出全定制IP漏电流功耗,并能快速找到其模块所在位置,使设计周期大为缩短,因此完全可以针对这种计算方法开发相应软件及进行应用  相似文献   

10.
文章介绍了一种超声波测距控制器设计方案,使用Microsemi公司的FPGA芯片搭建了测距系统硬件电路,然后利用Verilog HDL语言进行编程、仿真和调试,实现了预期任务要求。  相似文献   

11.
李文明  荆海  马凯 《液晶与显示》2007,22(5):617-622
驱动控制电路是展示显示屏优良特性的重要部分,可编程逻辑器件FPGA具有功能灵活性,适合于高性能的视频和图像应用。文章利用液晶驱动芯片,模拟视频解码芯片和Altera公司的低成本CycloneFPGA器件,设计了一种新的针对13.2cm(5.2in)(320×3×240)彩色有源OLED屏的视频显示驱动控制系统,可以实现各子像素64级灰度显示。详细介绍了系统组成和FPGA各逻辑模块工作原理,并在QuartusⅡ软件开发环境下对各模块进行设计和仿真,仿真结果表明该系统可以实现彩色AMOLED屏的驱动控制。由于FPGA的可编程特性,可方便地设计用于更高分辨率显示屏的驱动控制电路。该系统可作为一种测试OLED显示屏特性的平台。  相似文献   

12.
提出了一种自顶向下的基于晶体管级的全定制IP漏电流功耗计算方法,该方法计算快速高效,实用性强,取代了以往完全依靠软件仿真进行功耗计算的技术.在设计龙芯Ⅱ号CPU中的全定制IP时应用了此方法,该芯片采用的是中芯国际0.18μm CMOS工艺技术.为了验证该方法,把计算结果与Synopsys公司的Nanosim仿真结果进行对比,误差只有10%左右.由于软件仿真需要大量的测试激励与计算时间,而该方法不需要外加测试激励便可以计算出全定制IP漏电流功耗,并能快速找到其模块所在位置,使设计周期大为缩短,因此完全可以针对这种计算方法开发相应软件及进行应用.  相似文献   

13.
基于FPGA的AMOLED驱动控制系统设计   总被引:1,自引:0,他引:1  
李文明  荆海  马凯 《现代显示》2007,18(7):38-44
根据有机电致发光显示器件的显示原理,选用NEC公司的液晶驱动芯片并适当运用,利用视频解码芯片SAA7113H和Altera公司的低成本Cyclone FPGA器件,设计出一种驱动5.2in(320×3×240)彩色有源OLED视频显示的新方案,此方案可以实现各子像素64级灰度显示。本文详细介绍了系统组成结构和各部分的工作原理。在QuartusII软件开发环境下对FPGA内部各模块进行设计和仿真,并验证了方案的可行性。利用可编程逻辑器件FPGA的可编程特性,可以方便地设计出更高分辨率显示屏的驱动控制电路。该系统可作为一种测试OLED显示屏特性的平台。  相似文献   

14.
通用异步收发器(UART)是一种短距离串行传输接口,在控制系统中得到了广泛的应用.现场可编程门阵列(FPGA)是一种半定制的集成电路,UART作为RS232协议的控制接口得到了广泛的应用,将UART的功能集成在FPGA芯片中,可使整个系统更为灵活、紧凑,减小整个电路的体积,提高系统的可靠性和稳定性.提出了一种基于FPGA的UART的实现方法,具体描述了发送、接收等模块的设计,恰当使用了有限状态机,实现了FPGA片上UART的设计,给出了仿真结果.  相似文献   

15.
车保川 《无线互联科技》2014,(11):154+181-154
针对超声波电源的负载存在频率漂移这一特性,阐述了一种基于FPGA的数字锁相环频率自动跟踪系统的设计原理及方法。利用XILINX公司生产的SPARTAN-3 FPGA控制芯片对各模块进行了软件仿真,并且把各模块整合到超声波电源系统中进行了实验验证。实验结果表明,该超声波电源具有电路简单、频率跟踪性能好等特点。  相似文献   

16.
新思科技公司(Synopsys,Inc.)日前宣布:该公司完成了对一家SoC验证仿真加速平台领先供应商EVE公司的收购。仿真加速是一种快速成长的、在各个技术领域中用以验证当今高度复杂的系统级芯片(SoC)的解决方案。  相似文献   

17.
SOPC是Ahera公司提出的一种灵活、高效的片上系统解决方案,它将处理器、存储器、I/O等系统设计所需要的组件集成到一个PLD器件上,构成一个可编程的片上系统.NiosⅡ是Altera公司推出的可以进行SOPC设计的处理器软核.文中提出了以FPGA为核心控制模块结合MAX125模数转换芯片,利用SOPC技术对FPGA进行设计.将NiosⅡ软核处理器嵌入到FPGA中,并编译集成其它模块实现高速数据采集系统的设计方案对FPGA的程序进行仿真,对系统硬件测试结果进行分析,证明系统可以稳定可靠的运行.  相似文献   

18.
Synopsys公司日前正式发布了Design Compiler FPGA(DCFPGA),这是一套新的FPGA综合产品,主要面向使用高端FPGA进行ASIC原型设计的设计师。DCFPGA基于Synopsys的Design Compiler技术构建,并与新的Adaptive Optimization(适应性优化)技术相结合,通过一套公用的ASIC和FPGA流程,为设计者实现原型设计提供了一套符合行业标准的增强ASIC解决方案、最佳电路时序效果和最快捷的途径。  相似文献   

19.
基于SystemC和Cocentric System Studio设计平台的SoC设计   总被引:1,自引:0,他引:1  
SystemC是一种基于C 的新型的描述语言.基于SystemC的软硬件协同设计比传统设计方法更加灵活.Cocentric System Studio(CCSS)是Synopsys公司推出的基于SystemC的系统开发和模拟工具.本文讨论了利用CCSS平台和SystemC语言进行设计、仿真和调试的方法.  相似文献   

20.
DDR SDRAM控制器的设计与实现   总被引:2,自引:0,他引:2  
朱炜  刘新宁   《电子器件》2009,32(3):592-595,600
在分析DDR SDRAM基本特征的基础上,按照JEDEC DDR SDRAM规范提出了一个详细的DDR SDRAM控制器的设计方案.该方案采用Verilog HDL硬件描述语言实现,集成到高速SoC芯片中,然后使用Synopsys VCS对该控制器进行仿真,并在Stratix-Ⅱ开发板进行了FPGA验证.在阐述该控制器设计原理的基础上,进行模块划分和具体设计,提出了高效、稳定的处理方案,最后通过仿真和FPGA验证确保了设计的正确性.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号