共查询到20条相似文献,搜索用时 296 毫秒
1.
2.
3.
4.
5.
6.
《电子产品世界》2005,(12)
AMCC面向网络应用的高速PowerPC处理器Applied Micro Circuits公司推出针对网络和存储控制平面应用的高速PowerPC处理器。该产品称为AMCC440GR,基于PowerPC440超标量内核,可以提供更高的处理器速度、内存性能和集成的双FastEthernet。AMCC440GR适于线卡、系统控制和多重无线电装置,可以工作在高达667MHz的时钟频率下。AMCC440GR所需的功耗比440系列任何其他成员低1/3,因此适于低功耗应用。该处理器的双路FastEthernet控制器可工作在全双工和半双工状态,速率为10/100Mbps。它们可以配置为一个Mll、两个RMII、或双SMII端… 相似文献
7.
本文介绍了一种新型的32位高性能RISC处理器PowerPC405EP,提出了一种基于PowerPC405EP的网络打印机产品控制器硬件设计方案并给出了部分设计细节,然后讨论了基于此网络打印机控制器的嵌入式操作系统VxWorks的开发,移植以及BSP引导程序的开发流程。 相似文献
8.
9.
10.
给出了采用Xilinx新一代FPGA并内嵌硬核PowerPC440的Virtex-5FXT系列芯片来进行嵌入式系统设计的软硬件设计方法。该方法以PowerPC440为微处理器,并通过PLB总线与以太网控制核相连,然后利用以太网实现高速数据存储。文中同时给出了该嵌入式系统的硬件构架和部分源程序代码。 相似文献
11.
片上嵌入式系统凭借其诸多方面的优势,如成本低、功耗低、尺寸小、处理速度快、可靠性高、实时性强、灵活性、产品上市时间以及设计开发周期短等优势,将嵌入式实时多任务操作系统VxWorks和基于FPGA的片上PowerPC平台相结合,使产品体积更小、环境适应性更强、运行更可靠、扩展和升级更灵活、生产成本更低。必将成为将来雷达产品上的主流技术。本文提出了在其内嵌PowerPC440处理器上构建Vxworks操作系统平台的雷达的波束控制设计。 相似文献
12.
Kiran Kumar Anumandla Rangababu Peesapati Samrat L. Sabat Siba K. Udgata 《Design Automation for Embedded Systems》2012,16(4):221-240
This paper presents floating point design and implementation of System on Chip (SoC) based Differential Evolution (DE) algorithm using Xilinx Virtex-5 Field Programmable Gate Array (FPGA). The hardware implementation is carried out to enhance the execution speed of the embedded applications. Intellectual Property (IP) of DE algorithm is developed and interfaced with the 32-bit PowerPC 440 processor using processor local bus (PLB) of Xilinx Virtex-5 FPGA. In the proposed architecture the algorithmic parameters of DE are scalable. The software and hardware implementation of the DE algorithm is carried out in PowerPC embedded processor and hardware IP respectively. The optimization of numerical benchmark functions and system identification in control systems are implemented to verify the proposed hardware SoC platform. The performance of the IP is measured in terms of acceleration gain of the DE algorithm. The optimization problems are solved by using floating point arithmetic in both embedded processor and hardware. The experimental result concludes that the hardware DE IP accelerates the execution speed approximately by 200 times compared to equivalent software implementation of DE algorithm on PowerPC 440 processor. Further, as a case study an Infinite Impulse Response (IIR) based system identification task on SoC using the developed hardware accelerator is implemented. 相似文献
13.
提出了采用基于PowerPC架构的MPC8548E为主机的高速串行RapidIO实现方案,详细阐述了硬件设计要点和软件初始化流程,为以PowerPC为处理器的嵌入式操作系统实现设备间的高速互连提供了一套行之有效的解决方案. 相似文献
14.
提出了一种基于PowerPC的嵌入式数据处理系统设计方案,该方案以MPC8548E处理器为核心,详细阐述了系统的硬件设计和软件设计流程。 相似文献
15.
嵌入式系统中常常需要高速、稳定地传输大量数据,千兆以太网价格低廉、传输速度快、传输距离远,在高速计算机通信中被广泛使用。给出嵌入式系统中千兆以太网的设计方案、硬件设计及其软件实现,并对千兆以太网的性能进行验证。设计方案通用、灵活,能够满足嵌入式系统中高速数据传输的性能需求,为嵌入式系统的高速以太网络通信提供了一种很好的解决方案。 相似文献
16.
17.
基于CPLD的嵌入式系统复位电路设计 总被引:1,自引:0,他引:1
MPC8560处理器是基于PowerPC体系结构的嵌入式处理器,基于这种体系结构的处理器在嵌入式系统设计中会涉及到许多特殊的问题,复位电路的设计就是其中之一。CPLD在嵌入式系统设计中有着广泛的实际应用,本文根据MPC8560处理器复位模块的结构和特性,实现了基于CPLD的嵌入式系统复位电路的设计。通过VHDL语言编写时序控制程序,CPLD对时序的控制能有效地使整个系统复位,CPLD的采用提高了复位电路设计的灵活性和可扩展性,使得设计中电路简单、载板体积小、功耗低。 相似文献
18.
针对Virtex-5 FXT系列FPGA中具有两个PowerPC440嵌入式处理器内核的特点,文中提出一种“主-从”异构式控制模型架构的嵌入式雷达控制器设计方法。该方法采用FC、sRIO等高速串行传输技术提高了控制器接口带宽,并通过预先任务规划,充分发挥了两个PowerPC处理器的性能,设计成本与已有解决方案相比显著降低。应用表明,该控制器整体性能明显提高,可满足现代相控阵雷达提出的微秒级响应与吉比特级传输要求。 相似文献
19.
20.
基于双PowerPC7447A处理器的嵌入式系统硬件设计 总被引:1,自引:0,他引:1
随着雷达数据和信号处理需求的不断攀升,传统雷达数字处理系统的处理能力己渐显不足,因此有必要提高系统中每个处理单元的处理能力。鉴于此,设计一种基于CPCI标准总线和双PowerPC 7447A高性能处理器的通用处理单元硬件平台,并对部分功能单元的设计进行描述。硬件平台由双处理节点、双PMC接口和CPCI总线接口等组成,本地互连采用PCI总线,对外采用CPCI总线。该平台具有数据处理能力强、功能扩展性强、通用性强、维护方便等特点,有较高的应用价值。 相似文献