共查询到20条相似文献,搜索用时 93 毫秒
1.
2.
3.
基于CORDIC算法的数字下变频器设计 总被引:1,自引:0,他引:1
数字下变频技术的基本功能是将宽带高速数据流信号转变成窄带低速数据流信号,以便DSP实时处理。研究了基于协调旋转数字式计算机(CORDIC)算法的数字下变频设计,这种方法能有效提高信号处理效率,减小硬件设计的代价,并且通过仿真证明该方法的高效性。 相似文献
4.
数字下变频及其频谱分析 总被引:3,自引:0,他引:3
在软件无线电的系统设计以及接收信号的数字化、软件化的实现中,数字下变频对信道访问起着重要作用。本文首先介绍了数字下变频的工作原理,然后详细分析了数字下变频的组成结构,讨论了接收机中数字下变频的概念和种类,分析了两种数字下变频频谱的特点,并推导了数字下变频在时域的表达式,最后给出了两种数字下变频适用的范围。 相似文献
5.
6.
7.
在车载雷达信号接收机中,由于雷达信号的中心频率远大于信号带宽,故需要通过数字下变频获取雷达的基带信号。因此,设计一种采用A/D采样芯片对雷达信号进行采样,并在FPGA中实现数字下变频的信号接收机,为满足设计要求还设计了一种基于多相滤波结构的数字下变频算法。运用Matlab对该算法进行研究和分析,并且在FPGA中进行了仿真实现,其结果表明,设计的数字下变频算法不仅能准确地得到基带信号,还可简化雷达信号接收机系统,对车载雷达信号接收机系统的进一步完善具有重要意义。 相似文献
8.
9.
10.
11.
数字下变频(DDC)是中频数字接收机的关键技术,通过将宽带大数据流变成窄带低数据流,以便DSP实时处理。本文提出一种基于多相滤波结构的正交数字下变频方案,通过计算机和DSP仿真,证明了它的可行性。 相似文献
12.
13.
为满足数字相控阵雷达对收发通道关键元器件国产化的需求,基于国内工艺线研制了一款数字变频芯片。该芯片包含双通道的数字下变频(DDC)与数字上变频(DUC)电路,通过LVDS 接口与SPI接口实现与上位机的数据交换。该芯片的抽取率/ 插值率、数字本振频率、相位偏置、通道幅度补偿系数、滤波器系数等参数均可配置,能够适应不同工作场景。通过修改数字变频器中数控振荡器(NCO)的相位偏置,可以实现对收发信号的移相操作,使与本芯片配对使用的TR组件可以取消移相器。通过门控时钟等低功耗设计大大降低了该芯片的平均功耗,减轻了供电与散热压力。经过芯片测试,该芯片的DDC与DUC的通带纹波<0. 05 dB,阻带衰减>70 dBc,平均功耗<1. 2 W,其功能与性能满足系统应用,为相控阵雷达收发通道的小型化与国产化提供了新的解决方案。 相似文献
14.
本文介绍了一种建立在心理声学基础上的适用于宽频带数字音频信号的数据压缩技术,我们利用计算机对自适应变换编解码法的全过程进行了模拟,并采用Motorola公司的数字信号处理芯片DSP56009作为硬件平台,实现了高质量的音频信号压缩编码,试验结果压缩比达到1/10以下,而且没有明显的音质衰减。 相似文献
15.
在软件无线电数字接收机中,从AD前端采集过来的数字信号频率高达72 MHz,如此高的频率使得后端DSP不能直接完成相关的数字信号处理任务。因此合理的设计基于FPGA的DDC,以降低数字信号频率,方便后端DSP实时完成相关的数字信号处理任务就显得尤为重要。在很多数字信号处理系统中,数字信号频率是非常高的,而后端数字信号处理器件几乎不能满足系统的实时性要求,此时通过合理的设计DDC就可以解决上述问题。 相似文献
16.
基于带通采样的数字下变频技术 总被引:2,自引:0,他引:2
基于带通采样的数字下变频技术是高速数字信号处理的关键技术之一,本文研究了基于带通采样的中频数字下变频和射频数字下变频实现技术,给出了相应的频率变换关系,并指出了工程实现时要注意的问题,通过计算机仿真和实际实验,证明这种技术简单可行,有较高实用价值。 相似文献
17.
基于并行FIR滤波器结构的数字下变频 总被引:1,自引:0,他引:1
对宽带信号进行并行处理,可同时满足低功耗和实时性的要求,已成为目前宽带信号处理的研究热点。本文提出了一种可在FPGA中实现的并行快速FIR滤波器设计方法。该方法通过应用并行多相处理技术中的一种新型分布式处理算法,在滤波器结构上实现了多级级联的形式,增强了中频处理的灵活性和通用性,节省了硬件开销。仿真结果表明,该算法很好的解决了原始低通滤波器速度跟不上A/D采样率的问题,把采样率提高到了320MHz以上。同时该方法应用软件实现并行信号处理,避免了使用DDC专用芯片,具有较强的通用性,可以很好的移植到其他CPLD中。 相似文献
18.
数字下变频(DDc)技术作为连接前端模数转换器件(ADC)与后端通用数字信号处理器件之间的纽带,在雷达信号处理中占据了核心地位。针对雷达不同模式下抽取率不同的情况,本文提出了一种任意抽取数字下变频芯片的设计,实现了不同抽取率时的乘法器资源复用,节约了乘法器资源,降低了系统功耗和系统的复杂度。该数字下变频芯片采用SMICO.13μm工艺进行综合仿真,综合结果满足指标要求。 相似文献
19.