首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 171 毫秒
1.
邹未  王冰峰 《电子测试》2011,(12):46-49
介绍一种基于FPGA的电压控制测试系统。系统通过FPGA完成和上一级系统的通信,接收命令和数据、转化命令和数据以控制DA和AD的工作,实现对电路的输出电压控制和测试。通过Verilog语言编写逻辑程序,在FPGA中转化数据为串行,输出至DA以对电路施加激励,控制电路输出电压;然后控制AD采样硬件电路输出,并把采样数据转...  相似文献   

2.
微电流信号的高带宽调理技术及应用   总被引:1,自引:0,他引:1       下载免费PDF全文
严明  李刚  郭明安  杨少华  李斌康 《电子学报》2017,45(9):2292-2295
为实现对电流型快响应探测器微弱信号的高速探测和处理,给出了一种微电流信号的高带宽调理方法.分析了几种PIN光电探测器输出信号的频带和幅度特征;以脉宽50ns、电流范围20nA~0.1mA的微电流信号为设计目标,给出了微电流信号的调理方法和设计分析,设计并实现了针对该目标信号的高带宽调理电路;进行了性能对比测试实验,通过与光电倍增管PMT9215B进行输出响应对比,结果表明该调理电路对脉宽40ns的脉冲信号响应良好,响应波形的上升沿和半高宽约10ns,调理电路的信号带宽约35MHz,信号调理的带宽和幅度达到了量化采样要求,验证了该方法的正确性和可行性;应用该调理电路进行了4×32 PIN二维阵列光电探测系统的设计实现,系统动态范围约56dB,时间响应特性良好.  相似文献   

3.
设计了一种用于反熔丝型FPGA的多标准IO端口电路。通过端口电路,可将定义好的外部信号输入到FPGA内部用来实现用户需要的逻辑功能,并且将所需的内部信号输出到外部引脚。端口电路也实现芯片内部工作电平和外部工作电平之间的相互转换,驱动外部芯片,以及实现对电路功能的测试。用户在使用FPGA的过程中,可以根据实际需求来配置以实现不同的电平标准。每一个IO端口可以配置成输入、输出、三态输出或者双向输入输出。  相似文献   

4.
本文介绍了使用控制芯片来实现井下振动数据测量,采样参数控制,对振动传感器输出的三个方向波形进行处理,利用硬件电路将其转化为瞬时值、平均值、最大值,并对其九路信号进行采样;同时使电路简单,器件减少,结构紧凑,集成度高,进步提高电路的有效性,有效地降低噪声干扰。  相似文献   

5.
在后摩尔时代里,Chiplet是当前最火热的异构芯片集成技术,具有复杂的多芯粒堆叠结构等特点。为了解决Chiplet在不同堆叠结构中的芯粒绑定后测试问题,基于IEEE 1838标准协议,该文提出一种适用于Chiplet测试的通用测试访问端口控制器(UTAPC)电路。该电路在传统测试访问端口(TAP)控制器的基础上设计了Chiplet专用有限状态机(CDFSM),增加了Chiplet测试路径配置寄存器和Chiplet测试接口电路。在CDFSM产生的配置寄存器控制信号作用下,通过Chiplet测试路径配置寄存器输出的配置信号来控制Chiplet测试接口电路以设置Chiplet的有效测试路径,实现跨层访问芯粒。仿真结果表明,所提UTAPC电路适用于任意堆叠结构的Chiplet的可测试性设计,可以有效地选择芯粒的测试,还节省了测试端口和测试时间资源并提升了测试效率。  相似文献   

6.
龚文杨  王辉 《现代电子技术》2011,34(6):196-198,202
逆变器是应急电源的重要组成部分。为了实现应急电源中逆变器输出交流电压的适时调节,减小输出电压谐波达到逆变电路数字化控制目的,三相逆变电路采用了正弦脉宽调制(SPWM)控制方法,以C8051F020单片机和SA4828为核心,完成对SPWM波的产生及系统的控制。利用单片机特有的端口连接完成外围控制功能,这样就减少了应急电源对波形产生的处理时间,保证波形具有较高精度,而且电路硬件连接简单。  相似文献   

7.
基于数字示波器的基本原理,以单片机和FPGA组成的最小系统为控制核心,实现了普通示波器对被测信号的采样、存储与回放,并且增加了等效采样和采样保持功能,极大地提高了系统的测量范围。该系统具有实时采样和等效采样两种方式,以不大于1Ms/s的A/D转换实现200MS/s的等效采样率对输入1Hz-10MHz,yp-p为2mV-8V的信号进行采样处理,并能进行单次触发,自动和存储/输出波形。  相似文献   

8.
一种基于FPGA实现的真随机数发生器   总被引:1,自引:0,他引:1  
本文分析和实现了一种基于FPGA的真随机数发生器,采用对延迟链各级输出同时采样的方法来增加输出序列的随机性。电路为纯数字形式,50MHz采样时钟采得的输出数据可以无需后处理,直接通过随机性测试,且未发现随机性与采样频率存在显著联系。  相似文献   

9.
介绍了对AT&T公司生产的同步数字系列中,上下电路复用器的端口测试方法,内容包括2048kb/s端口的误码、输入和输出抖动容限测试、光功率测试以及STM端口的虚容器误码性能和映射及去映射测试。  相似文献   

10.
 SoC(System-on-a-Chip)芯片设计中,由于芯片测试引脚数目的限制以及基于芯片性能的考虑,通常有一些端口不能进行测试复用的IP(Intellectual Property)核将不可避免地被集成在SoC芯片当中.对于端口非测试复用IP核,由于其端口不能被直接连接到ATE(Automatic Test Equipment)设备的测试通道上,由此,对端口非测试复用IP核的测试将是对SoC芯片进行测试的一个重要挑战.在本文当中,我们分别提出了一种基于V93000测试仪对端口非测试复用ADC(Analog-to-Digital Converter)以及DAC(Digital-to-Analog Converter)IP核的性能参数测试方法.对于端口非测试复用ADC和DAC IP核,首先分别为他们开发测试程序并利用V93000通过SoC芯片的EMIF(External Memory Interface)总线对其进行配置.在对ADC和DAC IP 核进行配置以后,就可以通过V93000捕获ADC IP 核采样得到的数字代码以及通过V93000 采样DAC IP 核转换得到的模拟电压值,并由此计算ADC以及DAC IP 核的性能参数.实验结果表明,本文分别提出的针对端口非测试复用ADC以及DAC IP 核测试方案非常有效.  相似文献   

11.
In this paper, two types of power management circuits for self-powered systems based on micro-scale solar energy harvesting are proposed. First, if a solar cell outputs a very low voltage, less than 0.5 V, as in miniature solar cells or monolithic integrated solar cells, such that it cannot directly power the load, a voltage booster is employed to step up the solar cell’s output voltage, and then a power management unit (PMU) delivers the boosted voltage to the load. Second, if the output voltage of a solar cell is enough to drive the load, the PMU directly supplies the load with solar energy. The proposed power management systems are designed and fabricated in a 0.18-μm complementary metal–oxide–semiconductor process, and their performances are compared and analysed through measurements.  相似文献   

12.
在导弹、航天器等飞行器的研制试飞中,通常要通过遥测方法来获取系统内部的工作状态参数和环境参数,为了完成不同的任务,需要采集不同的信号,运用不同的调制方式。文章介绍了用DSP CPLD模式来实现某探测器测试与信号处理系统对信号的采集,并利用DSP的强大功能完成PCM等一系列功能的方法。  相似文献   

13.
陈彦冠  张雨竹  王亮  袁媛  王成刚  于艳  聂媛 《红外》2023,44(12):7-14
数字化红外探测器的读出电路晶圆测试是评价晶圆的重要环节。在现有探针台测试设备的基础上,研制了一块电路板装置。它既可驱动晶圆工作,也可将不同形式的数字化输出信号转换为统一的数字图像传输格式,而且测试过程中可对电路板参数进行设置。首先对红外探测器读出晶圆测试系统进行了介绍,然后对研制的测试电路板装置进行了原理分析。最后将此电路板进行硬件实现,并编写了内部测试程序,完成了功能验证。对差分输出和单路输出两种形式的晶圆进行了测试,其结果与晶圆低温下的测试结果一致,数据准确可靠。此外电路装置有100个输入接口,可重复编程,支持24bit及以下输出位宽数字化晶圆的测试,使测试系统具有更高的兼容性和灵活性。  相似文献   

14.
基于CPLD的LCD显示缓冲驱动器设计   总被引:1,自引:1,他引:1  
DSP具有较高的数字信号处理速度,为电机及其他运动控制领域的应用提供了性能优异的设计平台,通常一个完整的控制方案需要利用液晶屏输出显示各种控制参数,这种传统的慢速设备往往与DSP的高速处理能力及实时控制的要求产生矛盾,文章介绍了一种利用复杂可编程逻辑器件CPLD设计的显示缓冲驱动器,解决了DSP芯片的高速运算能力与LCD液晶显示模块显示速度较低这一矛盾的有效方法,同一行字符,通过该缓冲驱动器控制LCD显示比直接用DSP控制LCD显示节省至少9 ms,降低了DSP耗费在LCD上的等待时间,提高了DSP的效率,优化了系统。  相似文献   

15.
周祖德  周恒林   《电子器件》2007,30(1):222-224
本文设计了DSP ARM的独立双核结构的嵌入式视频监控系统该系统是数控机床的无人化操作的一个重要组成部分,首先对摄像头输入的模拟信号进行数字化处理,然后送到DSP系统,按新一代图像压缩标准H. 264进行压缩编码,再将处理好的图像编码以xBus总线传送给ARM系统,ARM系统将DSP传来的压缩编码通过网络协议栈打包,按需求通过网关发给客户端.该系统将WEB技术,嵌入式技术和图象压缩编码等技术有机结合,可广泛应用于数控加工的无人化管理以及智能机器人控制等领域.  相似文献   

16.
针对传统高频机型UPS存在可靠性较差、抗电流冲击能力弱等缺点[5],采用了一种集充电和逆变一体化的单相UPS拓扑结构,并利用DSP芯片TMS320F28062进行控制,有效解决了传统高频UPS存在的以上问题。系统所用元器件数量减少,控制环节简单。通过设计1kW样机并进行了试验,UPS在逆变模式下交流输出电压为220V,充电模式下直流输出电压为27.6V,验证了电路拓扑和软件结构的正确性。  相似文献   

17.
高峰 《电子设计工程》2012,20(7):169-172
为了提高数据采集系统的采样速度、转换精度、降低系统功耗,设计了一种采用TI公司的C5000系列定点DSP芯片TMS320VC5509和ADI Device公司的2通道的、软件可选的、双极性输入的、最高转换速率是1MSpS、12位的带符号的逐次逼近型串行AD7322的数据采集系统,并阐述了该系统的主要硬件电路的搭建原理、连接方法以及采集过程。该系统的前端数据采集单元采用2160像元的TCD1206SUP线阵CCD作为图像传感器,CCD输出的视频信号经过一个二阶有源低通滤波电路进行滤波后,被高速串行A/D转换器AD7322采集并转换成数字信号,然后将数字信号送进DSP。通过测试表明,该系统设计方案合理,达到了设计目的和要求。  相似文献   

18.
杨武  苏琳 《电子质量》2006,(3):7-11
针对同步相量测量单元(PMU)测量的特点,分析了引入PMU测量值对电力系统状态估计的影响,引入PM U量测信息的状态估计模型.在该等效电流量测变换状态估计模型的基础上引入旋转变换,不需对电压的相角和幅值及有功和无功的量测权重作出任何假设,即可实现方程的实、虚部严格解耦.同时,该方法可以充分利用PMU的信息, 包括支路电流相量量测,并且所需的存储量较小、计算速度较快和计算精度高,具有较好的工程应用前景.  相似文献   

19.
本系统单容水箱液位控制采用森兰SB60,能根据需要调整其转速。经过简单液位传感器信号的转换,便可得到电压信号,转化的电压信号为0~5V,反馈给变频器的VR1端。变频器根据输入给定值和反馈的实际值,即根据液位传感器信号转换获得的反馈电压信号,利用PID控制自动调节,改变频率输出值来调节所控制的三相异步电机转速,达到调速的目的,变频器通过改变电机的转速来调节液位,从而实现控水箱的液位平稳。  相似文献   

20.
A highly integrated power management unit (PMU) with dual DVS-enabled regulators is proposed in this paper. The PMU provides four buck regulators and two low dropout regulators, in which there are two DVS-enabled buck regulators. The output voltages can be optimized separately in the applications with two adaptive voltage domains. The PMU with dual DVS-enabled regulators provides high efficiency and convenient solution for portable devices. The voltage and current references are distributed by considering substrate noise from switching regulators. Interleaving operation of switching regulators minimizes input current ripple. Floating ground is generated in the control block of switching regulators by voltage buffer to further improve the negative power supply rejection (PSR?). The PMU is designed and fabricated with 0.13 μm CMOS process and occupies 5.29 mm2 active silicon area. Experimental results show that the PMU provides good isolation between channels and the DVS speeds for 250 mA ILoad are 63.6 and 45.5 μs/V when up-tracking and down-tracking, respectively. The proposed PMU can be embedded in low power SoCs, facilitating the DVFS scheme for multiple voltage domains.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号