首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 109 毫秒
1.
基于FPGA和DSP的高速数据采集系统的设计   总被引:3,自引:2,他引:1  
数据采集与处理系统的设计是现代信号处理系统的基础,被广泛应用于雷达、通信、图像处理、遥感遥测等领域。在对WCDMA数字基带接收机的设计中,提出了一种基于FPGA和DSP的高速数据采集方案。该方案将A/D采样的数据送往FPGA,经过FPGA预处理后送到DSP,最终通过CPCI接口送到主控台。详细介绍了设计思想、具体的硬件连接以及FPGA设计的仿真结果。  相似文献   

2.
金光  娄刘娟 《电子设计工程》2011,19(6):122-124,132
为了满足数据采集及信号处理系统中对数据实时性的要求,采用TMS320VC5509为中心处理器,并对A/D转换、电源及复位电路、时钟电路、JTAG仿真电路等外围硬件进行了设计,使其能够在高速采样信号下,及时对数据进行处理,达到系统对处理速度的要求,实现了一种基于DSP的高速数据采集系统设计。  相似文献   

3.
介绍了一种基于DSP+FPGA的高速数据采集系统的设计方案,结合TMS320VC5402定点DSP芯片强大的数据处理能力与FPGA构成线性流水阵列结构.该系统能够以80Mbps采样速度完成大容量数据的获取,从而使系统具有良好的数据采集性能。在数据处理过程中,本方案提出了用硬件电路方法来实现数据的实时无损压缩存储或转发.从而实现多通道高速并行数据采集的设计思路。  相似文献   

4.
介绍用于阵列处理的多通道数据采集卡的实现方案.数据采集卡具有8个采集通道,每个通道最高支持65 MS/s的采样率.该数据采集卡主要用于阵列接收机的中频采样、正交插值等信号处理,并具有对接收机及采集卡的通道幅相误差进行校正的功能以减小通道间的幅度和相位的差异.输出数据通过背板的LVDS接口和后面的信号处理板进行数据传输.  相似文献   

5.
王纪伟 《电子科技》2019,32(11):74-77
针对现有单片机的数据处理速率较低不利于高速数据采集与处理的问题,文中研究并设计基于单片机控制的高速数据采集与处理系统。在数据采集方面,使用A/D高速采样芯片实现高速数据采集。为满足高速数据处理与存储的需要,文中使用PC终端的IDE接口硬盘作为系统的存储装置。另外,为协调数据采集与数据处理过程,使用单片机核心控制模块控制高速双口RAM实现高速数据缓存排队,从而实现数据从A/D采样芯片到IDE硬盘的高速无损传输。该高速数据采集与处理系统在数据采集、处理方面更加集成化,具有较高的工程应用价值。  相似文献   

6.
基于FPGA高速数据传输的比特自校正技术   总被引:1,自引:0,他引:1  
以超宽带雷达接收机实时高速信号处理为应用背景,提出了一种基于现场可编程门阵列(FPGA)的可以改善高速数据传输质量的比特自校正方案。该方案以赛灵思(Xilinx)公司Virtex-5系列FPGA为平台,通过调整每个通路内部数据的所有比特,保证每比特都在最佳时刻被采样时钟采集来克服高数据率下的静态冒险引发的逻辑错误和误码。该方案实现了320 Mbps高速数据正确传输,测试结果证明了该设计方案的可行性和稳定性。  相似文献   

7.
现代通信领域对数据采集系统中的采样速率、传输速度与存储速度以及存储容量等技术指标的要求越来越高。针对高采样速率的需求,采用高速采样芯片EV10AQ190,设计并实现了5 Gsps高速数据采集系统。该系统实现的技术难点主要是高速采样器与FPGA之间的高速数据的传输,针对这一难点,采取了延时调整、串并转换以及数据训练对齐等技术手段,使FPGA能够准确地接收采样数据,为后续的数据处理奠定了基础。对采集系统进行了测试,采样速率达到了5 Gsps。  相似文献   

8.
设计并实现了一种以ADI公司ADSP-21369高性能浮点处理器为核心,CS5368芯片为数据采集接口的8路传声器阵列信号处理系统.由于采用了高速浮点处理器,使得该系统具有高速的浮点信号处理能力,适合于完成各种复杂的信号处理.该系统应用于实时语音增强中,取得了满意的效果.  相似文献   

9.
实时采集GPS信号,把数据存储在普通PC的硬盘上,利用PC丰富的软件资源进行软件接收机设计开发,是当前GPS接收机发展的一个重要方向.本文介绍了一种基于PCI总线的高速数据采集卡PCI9820的硬件结构及相关功能,基于它的双缓冲模式,实现对GP2015射频模块输出的中频GPS信号进行长时间采集,并论述了采样方案和信号频谱分析,实验结果表明,该数据采集系统可以实现连续GPS信号采集,为后续GPS基带信号处理奠定了基础.  相似文献   

10.
高速数据采集系统中高速缓存与海量缓存的实现   总被引:11,自引:0,他引:11  
探讨了高速数据采集系统中高速采样缓存的重要性和实现途径 ,阐述了基于ADSP -21065L的并行多通道数据采集板上高速采样缓存的设计与电路结构 ,给出了采用FPGA实现通道复用和采样数据预处理 ,从而构造16MB的SDRAM海量缓存以将高速缓存中的多批次采样数据经AD SP -21065L倒入SDRAM存储的实现方法  相似文献   

11.
以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数混合信号完整性设计、电磁兼容性设计和基于总线和接口标准(PCI Express)的数据传输和处理软件设计。在实现了系统硬件的基础上,采用Xilinx公司ISE软件的在线逻辑分析仪(ChipScope Pro)测试了ADC和采样时钟的性能,实测表明整体指标达到设计要求。给出上位机对采集数据进行处理的结果,表明系统实现了数据的实时采集存储功能。  相似文献   

12.
FPGA作为一个核心的数据、信号采集系统,具有4个采集通道,直接通过上位机的指令配置,可根据实际需求选择实时采样或高速采样,在数据处理与信号处理中的应用前景十分广阔.文章主要对基于FPGA的通信信号处理系统设计进行分析,针对系统应用中存在的问题提供相应的解决方案,可供参考.  相似文献   

13.
王静宜  靳鸿 《电子世界》2013,(20):126-127
为解决现场测试系统中徽弱信号的高速实时采集处理和及时可靠存储的问题,设计了基于PCI总线的数据采集电路,将模拟信号通过高速A/D芯片有效采样,在FPGA的控制下将数据上传到PC机进行分析处理和保存,以实现微弱数据信号的高速采集和将采集到数据流的稳定传输和处理、显示。  相似文献   

14.
针对图像信号数据容量大、速度快的传输特点,设计了基于高速缓存FIFO的远程图像数据采集存储系统。硬件系统采用FPGA作为中央控制单元,IDT72V285作为图像数据的高速缓存FIFO,用以采集、编帧、传输和存储两路图像信号,最终通过计算机回读数据,并实现对图像数据的还原处理。高速缓存FIFO设计、FLASH写入和数据远程读取是整个系统的关键部分。经试验验证,该图像数据采集存储系统性能稳定,数据存储可靠,满足实际测试要求。  相似文献   

15.
高速同步采样处理是麦克风阵列系统的基础。针对传统音频采集系统采集速率低、成本高、体积大及便携性差的问题,文中基于Xilinx Zynq-7000系列可扩展平台,设计了一款麦克风阵列同步高速采集系统。该系统采用FPGA+ARM软硬件协同的工作方式,通过AXI总线实现数据互通。由FPGA中模拟音频传输接口协议与系统的操作控制;在ARM上移植Linux操作系统,用千兆网口和高速SD卡两种方式对数据进行传输保存;利用Xilinx-Vivado套件设计制作系统。实验结果表明,该系统最高支持采样率为96 kHz的16路同步采集,整体重量为1.67 kg,续航约5小时,填补了千元级小型音频阵列采集空白。  相似文献   

16.
为满足合成孔径雷达中对宽带I,Q基带信号数据采集存储的迫切需求,介绍了一种基于高速AD器件,以大容量FPGA为核心的高速数据采集系统设计方法。利用高速ADC器件实现对宽带I,Q信号采样,FPGA完成AD的参数配置、高速数据缓存及各种时序控制,实现了四通道500MSPS的高速数据同步采集与传输。测试结果显示:系统动态范围大,信噪比高。系统为标准6U插件,电路实现简单、使用灵活,已成功应用于多个雷达系统中完成各项实验。  相似文献   

17.
该文提出了一种基于TMS320F2812为核心的高速数据采集系统的设计,该系统具有运算速度快,数据处理能力强等特点,可以实现对井下电压、电流信号的高速采集,做到了对井下供电系统的实时监测,保证供电系统的安全。  相似文献   

18.
微型光谱仪是近年来光谱仪发展的主要方向。针对微型光谱仪数据采集系统的设计需求,应用TCD1304DG 线阵CCD 完成了以FPGA(EP4CE15)为控制核心的高分辨率数据采集系统设计,系统使用了集成Programmable Gain Amplifier(PGA)、16 位模数转换功能的Analog Front End(AFE)芯片,开发了USB2.0 高速数据传输电路并完成了光谱采集上位机软件的设计,实现了对光谱数据的实时处理。小型集成的电路设计方案满足了光谱仪对小型化、便携使用的特点和要求。  相似文献   

19.
一种基于双端口RAM的高速数据采集系统设计   总被引:8,自引:0,他引:8  
文章给出了一种基于双端口RAM技术的高速数据采集系统的设计。采用将高速双端口RAM映射为主机内存并构造成环状缓冲区的方法,实现了高速DC数据流实时采集与主机处理的并行操作。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号