共查询到20条相似文献,搜索用时 15 毫秒
1.
2.
3.
4.
给出了以FPGA核心逻辑控制模块的高性能数据采集系统的设计方法,并在QuartusII8.0集成环境中进行软件设计和系统仿真,最后给出了新型缓存系统中主要功能模块的仿真图形。 相似文献
5.
6.
7.
8.
分析了数字下变频的原理,设计实现了能进行1、2、4、8等可选抽取倍数的高速数字下变频系统。对系统中的混频器和滤波器进行了优化设计。采用基4布斯编码和4-2压缩器,缩短混频器中的关键路径;引入基于Horner法则和子表达式共享的正则有符号数(CSD)编码,减小滤波器的硬件消耗。设计的数字下变频系统用于四通道、560 MHz 14位时间交织模数转换器(TIADC),并基于FPGA完成功能验证。结果表明,当输入信号频率为380 MHz、抽取倍数为8时,I/Q两路信号的无杂散动态范围(SFDR)在90 dB以上。 相似文献
9.
10.
11.
近年来由于信息通信技术的高速发展,面对海量的数据,其存储对设备硬件和处理方式、方法都提出了更高的要求,各种新的技术不断地涌现,为数据的存储和处理提供了许多新的方法.分析传统图形缓存设计模式,设计了一种利用FPGA和新型存储器件PSRAM来实现数据缓存结构的新模式,为图像数据的处理和存储提供一种新的可行的方式.该方法具有结构简单、处理速度快等特点,具有一定的推广和应用价值. 相似文献
12.
基于低功耗ASIP的循环缓存的设计 总被引:1,自引:1,他引:0
针对ASIP处理器的低功耗设计要求,提出了多段式的循环缓存结构.该结构与原有的循环缓存结构相比,提高了缓存存储器的利用率.本设计通过减少对主存储器的读操作和缓存存储器的写操作的方式来降低程序存储器的功耗.在SMIC的0.13μm工艺条件下,将该结构应用于助听器处理器中,并进行功耗验证.分析表明,该方法以较小的面积开销,最高可将存储器的功耗降低大约50%,有效的降低程序存储器的功耗. 相似文献
13.
15.
16.
针对低成本、小型化的数据记录系统的应用,提出了一种数据缓存技术解决方案。存储模块是由闪速存储器芯片(NAND Flash)组成的存储阵列,以FPGA为载体的SOPC系统作为存储模块的控制核心。分析存储系统的结构及控制平台的实现过程,并对系统工作原理及并行分路技术进行讨论。深入研究Flash阵列的存储过程,提出最小FIF... 相似文献
17.
《电子技术与软件工程》2016,(6)
本文提出了基于高速乒乓缓存的实时目标跟踪系统。该跟踪系统硬件平台的核心由高速DSP和FPGA构成乒乓缓存结构,在该硬件平台上加入基于kalman滤波的形心跟踪算法结合DSP编程的优化设计,完成对移动目标的跟踪。通过一系列的实验验证了本文提出的高速乒乓缓存的实时跟踪系统在目标的跟踪中具有一定的实时性和稳定性。 相似文献
18.
19.
20.
0 引言数据采集系统是一种基于个人机的测量仪器 ,它充分利用个人机的处理能力和用户接口 ,构成多种多样的产品。产品特性的差异主要由所用的技术来决定 ,因此 ,工程技术人员可从了解内部技术来评估外部特性。1 多路复用多路复用技术广泛用于个人机仪器 ,其概念在于如果一个工程师要有两个输入信号 ,而只有一个通道的测量仪器时 ,最简单的解决办法是在输入端增加一个开关 ,在两个输入信号之间转换。实际上采用的是多路复用 ,或称为扫描和多路扫描 ,执行元件是舌簧继电器或固定开关。舌簧继电器有很长的历史 ,它的密封触点封装在玻璃外壳内… 相似文献