共查询到19条相似文献,搜索用时 109 毫秒
1.
2.
3.
4.
5.
研究了MPC8379E处理器的相关资料和DDR2的特性,以及它们之间PCB布线的规则和仿真设计.由于MPC8379E和DDR2都具有相当高的工作频率,所以他们之间的走线必须满足高速PCB布线规则,还要结合实际系统中的层叠、阻抗等,采取特殊布线方法.本文使用EDA工具Cadence仿真设计了DDR2拓扑结构和信号完整性. 相似文献
6.
为了能够消除高速PCB技术中信号完整性的问题,需要在高速PCB设计过程中解决时序、噪声、电磁干扰等关键问题.研究了HDMI高清音视频系统的高速PCB设计过程中出现的串扰、电磁干扰、振铃和电源完整性等信号问题,提出削弱或消除以上噪声的方法.用Altium Designer,PADS软件绘制电路原理图和PCB,借助Hyper Lynx和ADS仿真软件进行前端和后端可靠性验证,最后通过对完成布线的PCB进行信号完整性验证.测试结果表明此方案设计的HDMI高清音视频系统工作稳定,在智能设备的升级替换和建设方面有重要的借鉴作用. 相似文献
7.
随着新的高速芯片的应用,信号的工作频率越来越高,怎样在高速PCB中保证信号完整性设计已经成为工程设计人员必须考虑的问题.本文介绍了信号完整性基本理论,对多路串行RapidIO应用进行了信号完整性分析,重点讨论了如何在高速PCB设计中布局、布线,保证多路串行RapidIO在传输过程中的阻抗匹配及抗干扰性. 相似文献
8.
阐述UltraScale FPGA高速以太网接口的硬件设计要求,高速以太网接口的硬件设计,根据10G以太网信号完整性要求进行高速信号仿真。探讨信号完整性仿真,优化高速信号PCB设计。 相似文献
9.
为在高速数字系统设计中,随着数字电路工作频率的提高,信号完整性问题变得无处不在,对电路稳定性影响巨大。针对高速PCB设计要求讨论了设计中涉及的延迟、反射、串扰等信号完整性问题,分析了各种破坏信号完整性的原因,并提供了改善信号完整性的对策。通过采用Cadence/SpecctraQuest仿真工具对一ARM9核心板电路板中的高速SDRAM时钟信号线的布局布线后的仿真,给处了由于没有阻抗不匹配造成设计失败的实例,重点分析了高速电路板中存在的阻抗匹配问题,并给出了利用Cadence/SpecctraQuest解决信号完整性问题办法。 相似文献
10.
高速印制电路板(PCB)布线通过弯曲绕线的方式,实现PCB布线的物理等长,此方式对信号传播会造成时延影响。通过简单的串扰理论分析,根据不同走线的弯曲状况,使用网络分析仪测试了弯曲走线的时延;再使用电子设计自动化(EDA)仿真软件,对设计的弯曲绕线进行时延仿真验证;最后将仿真与测试的时延结果进行对比,发现仿真与测试的时延结果一致性较好,验证了使用软件进行信号完整性仿真结果的正确性。此结果对PCB实际工程设计有较好的指导意义,最后给出对PCB设计中处理此类弯曲绕线时的工程经验建议。 相似文献
11.
随着现代高速电路设计的发展,DDR2因其内存强大的预读取能力成为许多嵌入式系统的选择。然而,DDR2的仿真工作不仅繁琐耗时量大,对EMI的仿真也比较困难,给PCB设计也带来了大量的工作难点。文中针对DDR2高速电路中存在的信号完整性问题进行了分析,提出了PCB设计要点。并以单个DDR2存储器与控制器间的PCB设计为例,对如何在减少仿真工作的情况下成功完成一个可用的设计进行了论述。 相似文献
12.
在高速电路设计中,信号完整性问题越来越突出,已经成为高速电路设计师不可避免的问题。该文重点研究了平行传输线间的串扰问题,通过信号完整性分析软件Hyperlynx建立了三线串扰模型并进行仿真分析,最后提出高速PCB设计中减小串扰噪声的策略。 相似文献
13.
14.
半导体技术快速发展,双倍数据速率同步动态随机存取存储器(Double Data Rata Synchronous Dynamic
Random Access Memory, DDR SDRAM)的信号完整性问题已成为设计难点。文中提出了一种基于ANSYS 软
件和IBIS 5. 0 模型的DDR4 SDRAM 信号完整性仿真方法。利用IBIS 5. 0 模型中增加的复合电流(Composite Current)
、同步开关输出电流等数据,对DDR4 SDRAM 高速电路板的信号完整性进行更准确的仿真分析。仿真结果
表明:高速信号在经过印制板走线和器件封装后,信号摆幅和眼图都有明显恶化;在仿真电路的电源上增加去耦
电容后,信号抖动和收发端同步开关噪声(Synchronous Switching Noise, SSN)都得到明显改善;在不加去耦电容的
情况下,将输入信号由PRBS 码换成DBI 信号,接收端的同步开关噪声有所改善,器件功耗可以降为原来的一半。 相似文献
15.
针对串扰在高速电路印刷电路板(PCB)设计中造成严重的信号完整性问题,介绍一种可尽早发现串扰引起的问题的方法。首先利用信号完整性仿真软件HyperLynx,建立两条攻击线夹一条受害线的三线平行耦合串扰仿真模型;然后通过仿真分析传输线平行耦合长度、平行耦合间距、传输线类型、信号层与地平面层之间的介质厚度等因素对串扰噪声的影响;最后综合这些影响因素,并根据PCB设计顺序,给出抑制串扰的详细措施。实践表明,这些措施对高速PCB的设计,具有实用、可靠和提高设计效率的意义。 相似文献
16.
17.
RapidIO高速串行总线的信号完整性仿真 总被引:1,自引:1,他引:0
采用最先进的3D电磁场仿真软件对RapidIO高速串行总线进行了板级信号完整性仿真,在前仿真中对关心的设计参数进行了有效评估,形成了可信赖的指导数据;后仿真对实际设计数据进行了验证,修正了不理想的设计参数。仿真手段彻底改变了依靠经验和反复试验的设计方法,成为高速串行传输技术中不可或缺的设计手段。 相似文献
18.
信号完整性是高速PCB的核心参数之一,材料是影响高速PCB信号完整性的主要因素。从信号完整性的检测原理出发,对矢量网络分析仪在高速PCB材料评估中的应用进行了介绍。 相似文献