共查询到20条相似文献,搜索用时 78 毫秒
1.
介绍了EDA(电子设计自动化)技术的发展过程和基本特征,然后以EDA技术作为开发手段,基于硬件描述语言VHDL,以可编程逻辑器件CPLD为核心,实现了一个数字系统的设计。结果表明使用EDA技术进行数字系统设计可以大大地简化硬件电路的结构,具有可靠性高,灵活性强等特点。 相似文献
2.
介绍数字逻辑分析仪触发电路的工作原理,讨论了EDA技术实现触发电路设计的方法,同时给出了总的时序仿真图和部分电路的程序设计。 相似文献
3.
文章介绍了利用自制硬件平台实现误码测试仪和逻辑分析仪功能的软硬件原理及实现过程,将这两种功能同时嵌入到设备中,方便在各种场合测试产品通信性能,同时还可以作为独立的误码仪测试其他设备的通信质量。 相似文献
4.
5.
随着FPGA技术的广泛使用,越来越需要一台能够测试验证FPGA芯片中所卜载电路逻辑时序是否正确的仪器。目前,虽然Agilent,Tektronix等大公刮生产的高端逻辑分析仪能够实现FPGA电路的测试验证功能,但此类仪器价格高昂,一般要十万、数十万人民币。所以,研究开发价格适中且具有逻辑分析仪和FPGA电路的测试验证功能的仪器是非常有价值的。 相似文献
6.
7.
8.
9.
FPGA(现场可编程阵刊)在现今数字设计中起着越来越重要的作用。几年前,人们还很难想象今天的FPGA能具有如此复杂和完善的能力。现今一片FPGA设计所包含的子系统或系统在过去可能会占用整整一块电路板。随着电路密度的密度日益提高和数字设计的复杂化.FPGA对调试和验证提出了更高的要求。 相似文献
10.
介绍了数字逻辑分析仪工作原理,分析了硬件电路的各部分组成及功能。讨论了在普通示波器上实现多路数字逻辑信号量化显示电路设计的方案。在研究FPGA设计电路方法和特点的基础之上,给出了硬件实现的VHDL程序,并进行了时序仿真,表明了FPGA技术在电路设计方面比传统方法有较强的优势。 相似文献
11.
基于FPGA的数字逻辑器件开发及优化设计 总被引:5,自引:1,他引:4
介绍了基于现场可编程门阵列(FPGA)的数字逻辑器件开发及其电子设计自动化方法,详细讨论了在MAX plus Ⅱ环境下有效地提高开发数字逻辑电路效率的优化设计方法. 相似文献
12.
王照君 《信息技术与信息化》2002,(1):27-28
本文结合我国多媒体教学发展的现状,提出了一套基于在系统可编程逻辑芯片的先进可行的多媒体智能双向教学系统的设计方案,并重点介绍了该系统的中央控制器的设计方法。 相似文献
13.
针对雷达测量系统中的信号处理,探讨了采用现场可编程门阵列(FPGA)的全数字化处理方案.重点研究数据采集、实时压缩编码和数据传输的方法及过程.该文详细论述了基于FPGA的单板信号处理机的模块化设计及实现,并通过仿真和测试验证了设计的正确性.结果表明,该信号处理机具有体积小、重量轻、功耗低、可靠性高等优点. 相似文献
14.
15.
介绍一种基于FPGA的音乐流水灯控制器,采用硬件描述语言对其进行描述,分别实现乐曲的播放和同步流水灯的闪烁。并构建一个SOPC系统,集成LCD模块来显示实时音乐的音阶值和频率强度。最后在Altera公司的FPGA多媒体开发平台DE2上进行实现。 相似文献
16.
基于Verilog HDL设计的交通灯控制系统 总被引:1,自引:0,他引:1
Verilog HDL作为一种规范的硬件描述语言,被广泛应用于电路的设计中。他的设计描述可被不同的工具所支持,可用不同器件来实现。利用Verilog HDL语言自顶向下的设计方法设计交通灯控制系统,使其实现道路交通的正常运转,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Xilinx ISE6.02和ModelSim 5.6完成综合、仿真。此程序通过下栽到FPGA芯片后,可应用于实际的交通灯控制系统中。 相似文献
17.
基于FPGA的虚拟通用计数器/信号源集成 总被引:1,自引:0,他引:1
将通用计数器与信号源集成于FPGA内,借助EPP实现与PC机的通信,以Delphi实现虚拟图形化界面。采用等精度等测量技术和余数插补法,虚拟地实现2个通道0.1Hz~10MHz信号的频率、周期、占空比、脉宽、计数及其频率比、相位差、时间间隔测量,1个扩展通道10MHz~1GHz信号的频率、周期、计数测量,和1个通道频率、占空比、幅度、直流分量步进可调的矩形波(1Hz~1MHz)、正弦波(1Hz~16kHz)等信号的产生。重点介绍了其系统EDA设计、仿真及实验结果。实验表明,本设计是切实可行的。 相似文献
18.
基于VHDL语言M序列密码系统设计的新方法 总被引:3,自引:1,他引:2
文章介绍了用M序列为密钥序列的序列密码系统的优越性,提出了采用VHDL语言来设计这种序列密码系统的新方法。和现有的其他方法比较,该方法具有硬件实现容易,处理速度快,实时性好,密钥管理方便。体积小等特点。 相似文献
19.