共查询到20条相似文献,搜索用时 93 毫秒
1.
VHDL作为一种电路硬件描述语言,目前正在被越来越多的电子技术设计人员所应用。介绍了VHDL的特点及用以设计数字电路的设计流程和描述方法,并通过一个简单的设计实例说明VHDL对同一电路的不同描述方法。 相似文献
2.
文章介绍了一款电子设计自动化EDA工具(Protel99软件)的PLD设计方法。通过设计任意进制加法计数器,阐述了运用CUPL硬件描述语言进行设计与仿真的一般方法,提出了PLD99设计的基本特点。 相似文献
3.
随着大规模集成电路的广泛应用,实用性和创新性欠缺的传统数字电路教学模式,已不再适应现代应用型人才的培养。本文提出了将VHDL描述语言融入数字电路教学中的改革方案,即通过具体实例说明,VHDL语言能在丰富教学内容的同时,降低电路设计难度,提高学生学习兴趣及设计能力,从而改进教学效果。 相似文献
4.
文章介绍了一款电子设计自动化EDA工具(Protel 99软件)的PLD设计方法。通过一个加法计数器的设计实例,阐述了PLD99设计的一般过程,以及运用CUPL硬件描述语言进行设计与仿真的基本步骤。归纳了PLD99的主要特点。 相似文献
5.
6.
7.
VHDL支持多层次的混和描述,在实际的设计过程中,对于不同层次上的设计需求也是不一样的。将VHDL语言应用于数字电路教学过程中,针对不同的逻辑单元,采用不同的建模方式,可以培养学生的分析问题、解决问题的综合应用能力,使学生尽可能地掌握和使用VHDL这一现代化的设计工具和设计理念。 相似文献
8.
利用ISP Synario System实现数字电路系统的设计 总被引:1,自引:0,他引:1
比较传统电路的设计方法,结合实例,论述ISP Synario System在数字电路系统设计中的重要作用. 相似文献
9.
熊俊俏 《电气电子教学学报》2001,23(1):54-56
以交通灯控制器的设计为例,介绍了ABEL硬件描述语言在 电子设计中的应用 ,并探讨了硬件描述语言对数字电路设计方法的影响及现代数字电路和教学方法。 相似文献
10.
利用硬件描述语言(HDL)设计数字电路中的专用集成电路(ASIC)是目前国际上较为流行的一种设计方法。简要分析了采用ASIC技术开发硬件系统的优点,并对VHDL(超高速集成电路硬件描述语言)作为标准的HDL的功能和特性进行了初步探讨。 相似文献
11.
分析了硬件描述语言VHDL的特点、结构和描述;说明了基于VHDL进行数字逻辑电路设计的方法;结合实例介绍了VHDL在数字逻辑电路设计中的应用方法。 相似文献
12.
介绍了在MAX+PLUSⅡ开发环境下,用VHDL语言设计一种用于控制8路数码管闪烁的电路。该电路具有4种花型,且可以变换速度。通过MAX+PLUSⅡ软件进行波形仿真后,利用实验板提供的资源,下载到芯片中实现预定功能。 相似文献
13.
VHDL作业一种通用的硬件描述语言,在电路设计中被广泛使用。本文探讨了VHDL电路设计的优化方法。 相似文献
14.
介绍了利用VHDL硬件描述语言进行数字钟的设计,具有调节时、分、秒和整点报时功能,并通过数码管驱动电路,动态显示计时结果。采用VHDL语言设计数字电路系统是当今的趋势,是我国在世界市场上生存竞争和发展的需要。 相似文献
15.
指出了电类专业的学生,应该熟悉掌握VHDL语言,探讨了把硬件描述语言引入数字电路教学首先要向学生介绍VHDL语言设计的基本内容,然后要求学生完成一个VHDL语言的综合设计。实践表明,这种方法有助于克服学习VHDL语言中的一些难点。 相似文献
16.
17.
分别介绍VHDL语言和PSpice的使用,用实例来说明PSpice在数字电路中的仿真应用。 相似文献
18.
介绍采用VHDL语言在现场可编程门阵列器件(FPGA)上实现通用芯片8255的设计,并简要介绍8255的结构,给出VHDL语言设计程序。 相似文献
19.
基于VHDL语言的按键消抖电路设计及仿真 总被引:1,自引:0,他引:1
为了解决FPGA/CPLD系统的按键抖动问题,用VHDL语言有限状态机的方法,在S0状态下检测到有按键操作则转入延时状态S1,延时结束后,用状态S2,S3,S4对按键进行连续三次取样,如果三次取样均为低电平,则转入状态S5,并输出按键确认信号,否则,返回状态S0。电路经仿真分析,并下载到EPM7128ATC100芯片进行了验证,能够确保每次按键操作,产生一次按键确认,有很好的按键消抖效果,性能稳定。主要创新点是用VHDL语言有限状态机设计按键的消抖。 相似文献