首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
设计一种峰值保持电路。可用于高重频、窄脉冲DPL激光的脉冲能量测量。该电路主要由电荷积分电路、低通滤波电路、峰值保持电路及时间延迟电路组成。给出典型的实验波形和测试结果。实验结果表明,电路的线性动态范围约140倍。使用该检测电路可有效降低后端A/D转换器的采样频率,减小数据量,增强电路的稳定性,降低系统成本。  相似文献   

2.
为了降低直接识别窄脉冲信号峰值幅度的难度,介绍了一种高速窄脉冲峰值保持电路的实现方法.首先对峰值保持电路的原理进行了介绍,在此基础上设计了试验电路并进行了Pspice仿真,通过对电路的测试验证了设计的正确性.试验结果表明,该方法设计的电路响应速度快,保持精度高,工作稳定,已将其成功应用于某工程.同时为其它相关设计提供了参考.  相似文献   

3.
马超  刘恩海 《半导体光电》2013,34(3):521-523,528
针对跟踪激光雷达对回波信号峰值幅度的需求,分别采用电压型及跨导型峰值保持电路实现窄脉冲信号峰值保持,并测试了不同跨导放大器的保持效果,最终解决了激光雷达回波信号峰值保持的快速以及幅度问题。实验结果表明:采用跨导型峰值保持电路,同时利用双倍缓冲保持方法扩大保持电压峰值范围,可以实现回波信号的峰值提取。该方法采用跨导放大器实现对窄脉冲信号峰值保持的快速性,并利用双倍缓冲器提高驱动能力以及最大可保持峰值。对上升沿约为6ns的脉冲信号,可保持峰值最高达到2.5V、响应时间小于2ns。  相似文献   

4.
王希涛  靳根  乔莉 《现代电子技术》2012,35(18):155-158
为了实现辐射监测γ相机成像的目的,采用电路理论分析和Matlab仿真方法,设计了一种峰值保持电路。做了辐射监测实验,获得了电路可准确、实时捕捉脉冲信号峰值的结果,得到设计方案可行的结论。该电路具有结构简单、调试方便、性能优良等特点,可广泛应用于各种脉冲分析系统。  相似文献   

5.
窄脉冲激光信号峰值保持电路设计   总被引:1,自引:0,他引:1  
熊焱  陆耀东  祝敏  邹正峰 《激光与红外》2012,42(12):1377-1380
首先介绍了跨导型峰值保持电路的结构和原理,使用两种不同的跨导放大器,设计了适用于窄脉冲激光信号的跨导型峰值保电路,通过仿真分析后选择其中一种最合适的放大器进行电路实验,并通过实验详细讨论了影响电路保持效果的各项因素。该电路具有结构简单、线性良好、保持精度高等特点。  相似文献   

6.
吴宁  李正生  张民 《电子设计工程》2012,20(11):154-156
为满足能谱分析中多道脉冲幅度分析器A/D转换的要求,设计了一种高速脉冲峰值保持电路。以高速电压比较器LM311、采样/保持芯片LF398作为主要器件,具有幅度判别、波形采样、峰值保持、电荷泄放等功能,结构简单,易于调试。实验表明:对于高速脉冲信号,该电路可以较好地甄别峰值并保持,性能可靠,响应速度快,误差小于1%。  相似文献   

7.
为提高脉冲激光3D成像系统中提取目标距离和强度信息的精度,对时刻鉴别和峰值保持电路进行了深入研究。在简要分析激光测距体制及探测器选择的基础上,给出了激光3D成像系统结构框图:激光器输出信号经半反半透棱镜,反射光线触发参考APD作为计时起始信号,以提高计时基准。给出了恒定阈值鉴别与恒比定时鉴别相结合的时刻鉴别电路,在提高时刻鉴别精度的同时可有效消除噪声对电路的影响。峰值保持选取基于OPA861的跨导型峰值保持电路。在实验室搭建了回波信号模拟系统,并在此基础上对电路性能进行测试。最后,给出了实验结果。结果显示:时刻鉴别电路精度优于1 ns;当输入窄脉冲峰值信号低于800 mV时,峰值保持电路保持精度优于2.63%。整个结果满足后续实验要求。  相似文献   

8.
基于峰值保持器PKD01的采样保持电路   总被引:3,自引:0,他引:3  
介绍了一种用高响应速度和高精度峰值保持器PKD01来设计采样保持电路的设计方法。该方法采用跨导型运算放大器,同时具有通频带宽、线性好、峰值保持精度高等优点,可快速、准确地检测并保持峰值脉冲信号。  相似文献   

9.
提出了一种新的适用于低电压工作的semi-adiabatic逻辑电路--Dual-Swing Charge-Recovery Logic(DSCRL).该电路由CMOS-latch-type电路及负载驱动电路构成,对负载的驱动为full-adiabatic过程.DSCRL的电源为六相双峰值脉冲电源,低摆幅脉冲用于驱动负载,高摆幅脉冲用于驱动CMOS-latch-type电路.降低负载上摆幅时驱动负载的NMOS管的栅压可以保持不变,有效地解决了传统的adiabatic电路在低电压工作时charge-re-covery效率降低的问题.文中比较了DSCRL电路与部分文献中的semi-adiabatic电路的功耗,DSCRL在低电压工作方面有较为明显的优势.  相似文献   

10.
低电压Charge-Recovery逻辑电路的设计   总被引:4,自引:4,他引:4  
李晓民  仇玉林  陈潮枢 《半导体学报》2001,22(10):1352-1356
提出了一种新的适用于低电压工作的 sem i- adiabatic逻辑电路—— Dual- Swing Charge- Recovery L ogic(DSCRL) .该电路由 CMOS- latch- type电路及负载驱动电路构成 ,对负载的驱动为 full- adiabatic过程 .DSCRL 的电源为六相双峰值脉冲电源 ,低摆幅脉冲用于驱动负载 ,高摆幅脉冲用于驱动 CMOS- latch- type电路 .降低负载上摆幅时驱动负载的 NMOS管的栅压可以保持不变 ,有效地解决了传统的 adiabatic电路在低电压工作时 charge- re-covery效率降低的问题 .文中比较了 DSCRL 电路与部分文献中的 semi- adiabatic电路的功耗 ,DSCRL 在低电压工作方面  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号