共查询到10条相似文献,搜索用时 265 毫秒
1.
设计了一种低温漂系数的共源共栅CMOS带隙基准源,采用自偏置共源共栅结构,提高了电路的电源抑制比,降低了电路的工作电源电压。采用不同温度下从输出支路抽取不同值电流的电路结构,在低温段抽取一个正温度系数电流,在高温段再注入一个较小值的正温度系数电流,达到降低温漂系数的目的。在0.5 μm CMOS工艺下,Cadence Spectre电路仿真的结果表明,温度特性得到了较大改善,在-35℃~125℃温度范围内,带隙基准源的温漂系数为1.5 ×10-6 /℃,电源抑制比为65 dB。 相似文献
2.
3.
一种低温漂低电源电压调整率CMOS基准电流源 总被引:3,自引:0,他引:3
通过对带隙基准电路零温漂点设置的开发,获取负温系数电压,实现负温系数电流获取新方法,发展令PMOSFET源栅电压与阈值电压的电源电压变化率相消,从而优化电源电压调整率的新概念,提出了一种CMOS基准电流源新方案。源于SMIC 0.35μm CMOS工艺模型。Ca-dence Hspice模拟验证结果表明,在-40~85℃温度范围内,温度系数为6.9 ppm/℃;3.0~3.6 V电压区间,电源电压调整率系10.6 ppm/V,低于目前文献报道的基准电流源相应指标。该新方案已经用于10位100 MSPS A/D转换器的研究设计,并可望应用于高精度模拟/混合信号系统的开发。 相似文献
4.
5.
基于SMIC 0.18 μm CMOS工艺,设计了一种低温漂超低功耗的带隙基准电压源。采用无电阻电路结构,使基准电压源具有了超低功耗性能。基于分段线性电流模技术,引入滤波电容,极大地降低了温漂系数,稳定了输出电压。利用Cadence Spectre EDA软件,对电路进行设计和仿真。结果表明,在 -50℃~100 ℃温度范围内,温漂系数仅为2.9×10-6/℃。在0.99~3 V的电压范围内具有稳定的基准输出。在1 kHz频率下电源抑制比为 -71.28 dB。整个带隙基准源的功耗仅为185.9 nW。 相似文献
6.
7.
设计一种低电压低温漂的基准电流源.首先通过带隙基准电路得到一个基准电压VREF,对输出管进行温度补偿.电压VREF接到一个NMOS输出管的栅极上,调节VREF使得这个输出管工作在零温漂区.这时输出管的阈值电压和迁移率随温度的变化率相互补偿,从而产生一个与温度无关的基准电流IREF.电路采用CSMC 0.5 μm DPTM CMOS工艺制造.通过流片验证,该电路输出管的零温漂点为(IZTC=215.4μA,VZTC=1.244 4 V),在-45~+125℃的范围内温度系数为8.1 ppm/℃,在2 V的电源电压下整个电路的功耗仅为0.45 mw. 相似文献
8.
采用温度补偿技术设计了一种高性能的CMOS基准电流源电路,该电路采用N阱CMOS工艺实现.通过Cadence Spectres仿真和测试的结果表明,在-40~85℃的温度范围内,该电路输出基准电流的温度系数小于40ppm/℃,基准电流对电源电压的灵敏度小于0.1%.在3.3V电源电压下功耗仅为1.3mW,属于低温漂、低功耗的基准电流源. 相似文献
9.
10.
提出了一种采用新颖负温漂系数电流源补偿结构的高性能基准电压源。利用工作在亚阈值区的两个MOS管的栅源电压差与工作在线性区的MOS管的漏电流关系,产生补偿电流,使输出电压对温度不敏感。提出的负温漂电流源结构没有使用传统大电阻,不仅保证了低功耗,还有效减小了芯片面积。采用共源共栅的电流源结构,提高了电源抑制比。基于TSMC 0.18 QUOTEμmμm CMOS工艺进行设计仿真。仿真结果表明,在-35 ℃~150 ℃范围内,温漂系数为8.3×10-6/℃。电源电压为1.3~3.3 V时,电压调整率为0.21%,电源抑制比为-81.2 dB@100 Hz,功耗仅为184.7 nW。芯片面积为0.006 mm2。 相似文献