首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 82 毫秒
1.
柴俊  张必龙 《舰船电子对抗》2021,44(1):87-91,107
提出了一种Ka波段低杂散、捷变频频率合成器设计方案.该方案采用直接数字合成(DDS)+直接上变频的频率合成模式,DDS1产生360~600 MHz低杂散中频信号,DDS2产生波形信号.经过4次上变频、分段滤波、放大后,该方案实现了宽带、低杂散、捷变频频率合成器的设计,为系统提供本振信号、激励信号等.根据设计方案,制作了...  相似文献   

2.
锁相环频率合成器相位噪声分析   总被引:3,自引:0,他引:3  
频率合成器的相位噪声直接影响动目标雷达的改善因子。本文着重对锁相环频率合成器的相位噪声进行了较全面的分析,并对其中各组成部件的相位噪声也做了分析,分析的结果与实际测量结果基本吻合。文中最后提出了改善PLL频率合成器相位噪声的办法。  相似文献   

3.
频率合成器是从一个或多个参考频率中产生多种频率的器件,频率合成器在无线通信中有着广泛的应用。本文主要介绍采用最新技术的小数频率合成器以及其相对于整数频率合成器的优点。  相似文献   

4.
本文对Ka波段锁相源作了分析和研究,探讨了毫米波锁相环路的稳定性和相位超前补偿问题。采用双锁相环路研制了腔稳偏压调压控振荡器,高次倍频器,低相噪微波锁相源等关键部件,采用了表面安装技术和高密度组装技术,使研制的毫米滤锁相源具有小型化、低相位噪声高稳定度等特点。  相似文献   

5.
Ka波段锁相系统研究   总被引:2,自引:0,他引:2  
利用多环方案,研制了八毫米波锁相源系统。实验表明,34.7GHz频率点输出的相位噪声指标(傅氏频率为1kHz时)为-78dBc/Hz,杂散优于-60dBc,输出功率大于40mW。  相似文献   

6.
直接数字式频率合成器的原理及应用   总被引:7,自引:0,他引:7  
本文介绍了直接数字式频率合成器芯片的主要原理、性能及应用。  相似文献   

7.
频率合成器技术发展动态   总被引:17,自引:1,他引:16  
万天才 《微电子学》2004,34(4):366-370,376
介绍了频率合成器的种类、技术发展动态;分析比较了国内外频率合成器的发展现状,并对我国频率合成器的发展提出了建议。  相似文献   

8.
采用多种频率合成技术,包括DDS技术、PLL技术等,设计了一种带宽200 MHz、全频带相位噪声小于-115dBc/Hz@5kHz、步进频率小于0.1Hz的X波段频率合成器。混频锁相模块中的偏移频率跟随输出频率跳变,从而实现全频带内相位噪声指标基本一致。设计了动态防失锁电路,以解决偏移频率跳变引起的失锁和错误锁定问题。研制结果验证了方案设计和电路设计的可实现性。此频率合成器特点是在X波段兼顾细步进、低相位噪声和高杂散抑制等各项指标。  相似文献   

9.
简述了用直接数字合成器(DDS)STEL-1173和锁相环(PLL)Q3236所设计的频率合成源的实现方案,重点对硬件设计中的注意事项进行了详细说明,并且对系统的相位噪声和杂散性能做了简要分析,最后给出了系统测试结果。  相似文献   

10.
鲍景富  史悦 《电讯技术》1997,37(1):58-61,57
本文论述的S波段频率综合器,频率范围是2.61 ̄3.96GHz,频率步进为2.5MHz,相位噪声指标〈-(88 ̄93)dBc/Hz,长期频率稳定度为1×10^-9/日,杂散抑制优于55dB,谐波抑制优于50dB,输出功率大于14dBm。  相似文献   

11.
郑金秀  朱维祥 《电讯技术》2005,45(6):129-131
介绍了直接数字频率合成(DDS)技术和模拟锁相(PLL)技术相结合的应用,它是频率合成中一种新的应用,具有体积小、频率稳定可靠、相位噪声低、转换时间快等优良性能。对丰富的杂散进行抑制后,DDS信号在实际应用中可达到理想的效果。  相似文献   

12.
低相噪数字锁相频率合成器   总被引:1,自引:1,他引:0  
徐光争  王晨等 《微波学报》1998,14(4):314-318
常规的数字锁相频率合成器具有电路简单,工作稳定可靠等特点,但由于鉴相器的倍增噪声往往比基准源的倍增噪声还要高,因而输出相位噪声较高,不能令人满意。本文提出一种双回路反馈锁相频率合成方案,成功地解决了这个问题,由于有效地抑制了鉴相器的倍增噪声,可获得较低的输出相位噪声。这种方案适用于诸如雷达系统等对频率源相位噪声有较高要求的电子设备。  相似文献   

13.
一种锁相式频率合成器的设计   总被引:5,自引:3,他引:5  
万天才 《微电子学》1999,29(3):208-210
介绍了一种锁相式频率合成器的总体设计和电路结构设计,并进行了实验制作。设计的电路工作频率在100MHz以上,可广泛应用于雷达,航空,航天,通讯,导航,锁相环路等领域。  相似文献   

14.
介绍了一种X波段频率合成器,对其特点进行了技术分析,给出了研制结果。  相似文献   

15.
在带电荷泵的锁相环频率综合器中,设计低杂散锁相环的关键是减少鉴频鉴相器和电荷泵的非理想特性以及提高压控振荡器的性能.采用TSMC 0.18 μm CMOS工艺,设计了一种改进型锁相环电路.仿真结果显示,在1.8V基准电压供电时,电荷泵电流在0.3~1.6V电压范围内匹配度小于1μA,电流失配率小于0.2%,压控振荡器在中心频率2.4 GHz频偏1 MHz时的相位噪声为-124.3 dBc/Hz@1 MHz,环路参考杂散降为-60 dBm.  相似文献   

16.
根据不同锁相环频率综合器架构各自的优缺点,选择了双环路锁相环结构以获得低相位噪声和快速锁定时间。采用0.18μm CMOS工艺设计了一款2.4 GHz全集成双环路锁相环频率综合器,由主锁相环和参考锁相环环路构成。采用MATLAB和SpectreRF对锁相环系统的相位噪声、锁定时间进行了仿真,得到主锁相环输出频率为在2.4 GHz时,相位噪声为-120 dBc/Hz@1 MHz,功耗为10 mW,电源电压为1.8 V。频率范围为2.4 GHz至2.5 GHz,RMS相位误差为1°,锁定时间为5μs。  相似文献   

17.
提出了一种具体的C波段小步进频率合成器的设计方案。该方案是基于锁相环频率合成(PLL)和直接数字频率合成(DDS)相结合的结构,利用DDS激励PLL产生所需信号。设计的信号频率范围为5.02~5.38 GHz,频率步进为1 kHz。重点阐述了系统的硬件实现,包括系统设计方案、主要电路模块设计以及系统测试结果等,并针对实际调试过程中常见的问题给出一些改进的方法。最后的测试结果表明了该频率合成器具有频谱纯、相噪低、杂散抑制能力强等特点,可以满足实际系统需要。  相似文献   

18.
高性能X波段直接式频综的设计   总被引:3,自引:1,他引:2  
介绍一种X波段直接式频综的设计方案,对其输出杂散进行分析,并给出研制结果,在10GHz的输出频率上,偏离载频1kHz处的相噪为-108dBc/Hz,杂散优于-70dBc,跳频时间小于0.7μs,可捷变40个点。  相似文献   

19.
A 2.4GHz Quadrature Output Frequency Synthesizer   总被引:1,自引:1,他引:0  
A design and implementation for a 2.4GHz quadrature output frequency synthesizer intended for bluetooth in 0.35μm CMOS technology are presented.A differentially controlled quadrature voltage-controlled oscillator (QVCO) is employed to generate quadrature (I/Q) signals.A second-order loop filter,with a unit gain transconductance amplifier having the performance of a third-order loop filter,is exploited for low cost.The measured spot phase noise is –106.15dBc/Hz@1MHz.Close-in phase noise is less than -70dBc/Hz.The synthesizer consumes 13.5mA under a 3.3V voltage supply.The core size is 1.3mm×0.8mm.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号