首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 406 毫秒
1.
在高动态GPS信号模拟器的使用中,需要根据用户的要求,设计出各种动态环境下接收机所接收到的GPS卫星信号的运动轨迹,为接收机的调试和测试提供真实环境下的数字信号源.由于需要经常修改和灵活设置各种参数,设计一个模拟器用户界面就显得十分必要.GPS卫星信号模拟器系统从整体上来说分为硬件平台和上位机软件两大部分,二者之间通过串口进行连接和通信.文中利用Visual C++实现了高动态GPS信号模拟器的上位机软件部分,把设计的界面主要模块的功能及设计实例,通过与Jubiter高动态接收机联调,用Matlab软件对自研模拟器和思博伦模拟器测试后的数据进行仿真,结果表明验证了软件设计的正确性和可行性.  相似文献   

2.
基于FPGA+DSP实现高动态GPS信号模拟器   总被引:1,自引:1,他引:0  
为了测试全球定位系统(GPS)接收机在多种运动模式且高保真的环境中的性能,利用已有的星历和用户设定的参数,计算模拟载波和码多普勒频率和卫星信号延迟,进而在FPGA+DSP架构的硬件平台上,模拟GPS接收机接收到的GPS卫星信号.通过GPS接收机测试模拟器信号的定位结果与模拟器预先设定的轨迹相比较,其结果表明:高动态GPS信号模拟器能准确模拟多种运动模式下GPS卫星信号.  相似文献   

3.
基于FPGA的模拟信号源系统设计   总被引:2,自引:1,他引:2  
提出了一种基于现场可编程门阵列(FPGA)的全球定位系统(GPS)卫星信号模拟源系统的设计方案。FPGA作为一种常用的可编程器件,将其应用到模拟信号源系统中,并配合射频模块,实现了多个频点的程序控制,产生出大量具有高稳定度和准确度的不同频率的GPS卫星信号,减少了多个频点的开发周期,降低了风险。  相似文献   

4.
为了实现对高速数据的采集和分析,设计了一种以FPGA为核心逻辑控制模块和串口传输技术的高速数据采集系统。设计采用AD9233模数转换芯片和CycloneII系列的FPGA芯片。FPGA模块的设计采用Verilog HDL硬件描述语言实现,在QuartusII和ModelSim工具中实现软件设计和时序仿真验证。GPS信号的采集实验验证了该系统具有稳定性高、实时性强和准确度高等优点。  相似文献   

5.
基于PDA和GPS OEM板的GPS信息解码   总被引:2,自引:0,他引:2  
研究并开发了一个基于PDA和GPS OEM板的GPS信息解码系统.在Windows CE平台上创建了一个串口通信类来实现PDA和GPS OEM板的串口通信,根据GPS数据的格式创建了相应的GPS数据类,查找数据块头字段和校验码校验来找出完整正确的GPS数据块,通过内存复制的形式进行解析.  相似文献   

6.
阐述了基于FPGA的B超成像系统的设计方案.该系统采用FPGA产生脉冲串,经过功率放大电路驱动超声波换能器,超声波经过探测后到达接收换能器,利用时间增益补偿电路对信号进行补偿,再用对数放大器TL441对回波信号进行检波放大,经过A/D转换到FPGA进行动态滤波,最后由FPGA控制信号在显示屏上显示输出.  相似文献   

7.
该文介绍了串口通信标准,提出了基于NIOSⅡ嵌入式软核处理器的串口通信设计方案,重点研究基于NIOSⅡ的串口电路的硬件设计过程,阐述了在NIOSⅡ集成开发环境下串口通信的软件实现过程.基于NIOSⅡ的串口通信可应用于导航解算系统,实现导航解算芯片的数据库加载.  相似文献   

8.
研究了中频模拟器中时变系统采样间隔的高动态多普勒频移模拟方法. 基于卫星运动模型研究了信号高动态频移特性,提出基于变频率动态采样的伪码和载波多普勒频率偏移模拟方法;给出高精度码多普勒频移模拟设计方案,通过省略传统方法中必需的码数控振荡器模块来降低系统实现的硬件复杂度;通过对伪码频率模拟误差精度的分析,推导了算法主要参数取值的闭式解. 仿真结果表明,在接收信号频率具有有限二阶变化率的高动态环境下,该方法可有效提升多普勒频移模拟精度,并给出具有高稳定度的结果.  相似文献   

9.
根据双机容错技术常用方案及特点,结合现场可编程逻门电路(FPGA)程的特性及相关技术,提出并实现了基于FPGA双机容错系统的设计方案.仲裁器机制根据双机工作的监测信号负责完成主备机切换功能.系统在实现过程中,利用FPGA内部时钟信号clk“同步化”异步信号,不但充分发挥了FPGA的内部资源,且避免了因信号毛刺可能产生的电路错误.仿真结果表明,该双机容错机制的设计方案能完成系统所需功能,可靠性较好.  相似文献   

10.
针对线阵图像传感器DLIS-2K,设计一个基于FPGA/Nios Ⅱ的串口通信驱动系统。选用Altera Cyclone Ⅳ系列FPGA芯片EP4CE10E22C8N作为硬件设计平台,在SOPC(可编程片上系统)中采用Nios Ⅱ软核处理器实现传感器串口通信方案,给出了SOPC及传感器串口模块的硬件驱动电路,使用Verilog HDL语言进行描述,并对设计的驱动电路进行了仿真。结果表明,设计的驱动系统能使传感器串口正常工作。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号