首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 234 毫秒
1.
跳频技术在电力线通信中的应用   总被引:1,自引:0,他引:1  
针对电力线信道恶劣的情况,分析了跳频技术应用于电力线通信的抗干扰能力,抑制频率选择性衰减能力和多址性。利用电力系统三相交流电压过零点和高速数字频率合成器解决了跳频系统中同步和快速频率合成的两个关键问题。分析结果表明跳频技术应用于高速电力线通信不但可以提高传输数据的可靠性,还可以使传输速率达到每秒兆比特数量级。  相似文献   

2.
捷变微波频率合成器的设计   总被引:3,自引:1,他引:3  
本文讨论采用DDS PLL的捷变微波频率合成器的设计方案.该方案利用DDS的快速频率切换和PLL的环路跟踪能力实现微波信号的快速跳频,在PLL反馈回路的设计上采用分频和混频的工作方式,电路简单而且保证输出信号具有较高的频谱纯度.文中详述该合成器的主要技术指标和各种影响因素,并给出相应的工程计算方法和最终的测试结果.  相似文献   

3.
一种基于DDS+PLL结构的频率合成器的设计   总被引:7,自引:1,他引:6  
讨论了一种输出频带宽、跳频速度快、相位噪声低、频率分辨率高的频率合成器的设计方法。该设计采用DDS+PLL结构,在对单片机的输出信号进行电平转换后采用并行数据控制方式对DDS芯片进行置数,并通过仿真软件设计了环路滤波器和DDS后级低通滤波器,改善了输出信号的相位噪声和杂散性能。基于该方法研制实现了输出频率范围为700~1200MHz的宽带频率合成器,实验结果表明该频率合成器输出功率大于+4dBm,环路锁定时间为14μs,输出信号相位噪声优于-94dBc/Hz@1kHz,近端杂散抑制度大于-59dBc。  相似文献   

4.
L波段频率合成器的设计与仿真   总被引:1,自引:0,他引:1  
本文介绍了频率合成器的概念,设计了一个用于微波接力通信收发信机的L波段频率合成器,并使用ADS(Advanced Design System)对设计方案进行仿真和优化。通过仿真和优化结果得出,设计的频率合成器有较快的锁定速度,较好的相位噪声性能,在微波接力通信系统中有很高的实用价值。  相似文献   

5.
一种基于DDS的快速跳频信号源系统设计   总被引:2,自引:0,他引:2  
DDS是一种先进的直接数字式频率综合技术,具有精度高、变频速度快、控制灵活、实现方便等特点,在频率合成领域,它已经逐渐取代了传统的模拟式频率综合.本文介绍了一种基于DDS芯片AD9858的低杂散、低相噪、快速跳频的信号源设计方案,根据AD9858的主要特点和内部构造,详细研究了利用单片机与AD9858构成快速跳频源的技术方案.同时从整个单元的系统结构和功能模块方面介绍了该跳频源的具体实现方法,给出了单片机与AD9858之间的硬件接口图,并简单描述了系统的软件控制流程.通过实验验证了该设计方案的可行性.  相似文献   

6.
一种基于DDS的宽带频率合成器设计   总被引:3,自引:0,他引:3  
提出了基于DDS的宽带频率合成器的设计方案,给出了主要的硬件选择,对频率合成器的原理进行了详细的阐述,并且对该频率合成器的杂波抑制和相位噪声进行了分析,最后对样机的性能进行了测试,结果表明该宽带频率合成器具有很好的性能,可应用于宽带雷达信号源中.  相似文献   

7.
系统以AT89S52单片机为控制核心,利用高速的FPGA(Cyclone)来发生DDS信号,并对跳频信号进行控制,完成对跳频码发生器的设计.跳频信号采用DDS滤波实现.系统跳频输出频率范围为10~15 MHz,单频输出时频率稳定度为1×10-5、频率精确度为1×10-6,最小频率间隔跳频为10 kHz,最大允许输入跳频点为50个,跳频速率高达100 000跳/秒.跳频点数和具体跳频点可由外界通过键盘输人给定.经测试,跳频速率较快,输出波形较好.  相似文献   

8.
宽带跳频信号源的设计   总被引:5,自引:1,他引:4  
对于现有频率合成方法难以产生同时具备宽频带和高速频率跳变能力信号的问题,提出一种基于直接数字频率合成和直接频率合成技术的频率合成方案。首先推导了步进频率信号合成原理,分析了跳频系统实现原理,并介绍了设计方案以及测试结果,最终实现了小步进带宽为100 Hz、大步进带宽为67 MHz、总带宽为1 GHz、跳频时间小于20 ns的高速步进频率信号源,该方案杂散抑制较好,相位噪声-100.78 dBc/Hz@10 kHz,实现简单,性能优良。  相似文献   

9.
选取了内部时钟可以达到1 GHz,输出频率最高可达400 MHz的高性能DDS芯片AD9910作为核心器件,设计了500 MHz捷变带宽的频率合成器.分析了AD9910的宽带动态不失真范围(SFDR),选取了合适的频段进行捷变频率合成.应用了混频的方法,在保证低噪声的前提下,产生频率捷变带宽500 MHz、跳频时间可达...  相似文献   

10.
AOTF驱动器设计   总被引:1,自引:1,他引:0  
为提高声光可调谐滤光器(Acousto-optic tunable filter,缩写AOTF)分光性能,文中设计基于锁相环的AOTF驱动器.采用数字锁相环频率合成器产生射频驱动信号;设计了跳频电路部分以提高不同频率驱动信号间的切换速度;加入调制级,有效的减小了0级光噪声.  相似文献   

11.
基于DDS+PLL的X波段频率合成器设计   总被引:3,自引:1,他引:2  
本文提出了DDS激励PLL的X波段频率合成器的设计方案,给出了主要的硬件选择及具体电路设计,并且对该频率合成器的相位噪声以及捕获时间进行了深入分析。最后对样机性能进行了测试,结果表明该X波段频率合成器带宽为800MHz、输出相位噪声优于-85dBc/Hz@10kHz、频率分辨率达0.1MHz,可应用于X波段雷达信号源中。  相似文献   

12.
低通滤波器是直接数字频率合成器的重要组成部分,其性能的优劣直接影响整个直接数字合成器的特性。本文使用一种全新的归一法,为直接数字频率合成器设计了一个截止频率为100MHz的7阶椭圆型低通滤波器,同时通过Multisim9对其进行仿真,仿真结果表明该滤波器幅频特性良好,可以达到预期的指标,在实际应用时元件值应进行必要的调整。该方法可适用于不同频段不同阶数不同类型滤波器的设计。  相似文献   

13.
宽带跳频信号捕获分析技术   总被引:1,自引:1,他引:0  
当前跳频通信技术已广泛的应用于军事和雷达通信中,本文介绍了基于FPGA的跳频信号捕获分析方法,通过高速数字信号处理,能对跳频速率、跳频驻留时间、跳频带宽、跳频图案、频率合成稳定时间等参数进行测量,解决了高速数字下变频、高速移相及抽取滤波、实时FFT、跳频参数计算等关键技术。实验测试表明,该方法捕获速率快、重构性强,可实现对实时带宽高达175MHz的高速跳频信号的实时捕获。  相似文献   

14.
为解决机载导航设备模拟器数量繁多,不利于自动测试系统集成的问题,设计了一种通用化的信号模拟器,以ADF4351为核心构成本振信号源,实现了宽频带、频率可调的功能.首先,分析了ADF4351的基本原理和工作特性;然后,介绍了频率合成器的详细设计,通过USB外设控制器芯片CY7C68013A,上位机控制ADF4351产生特定频率的射频输出;最后,以高度表信号模拟器本振为例,用频谱仪测试了4.3 GHz射频输出下的相位噪声和杂散抑制.实验表明,设计的频率合成器可以实现35 MHz~4.4 GHz的低相噪、稳定频率输出.  相似文献   

15.
本文设计并实现了一种微波锁相环中取样器的本振电路,取样本振以频率合成芯片ADF4002为鉴相器,反馈通道采用内插混频器的结构,避免了单环通过简单倍频产生的相位噪声恶化。详细阐述了取样本振电路的实现方案和工作原理,并使用仿真软件对环路滤波器进行设计。通过实验测试,输出频率为214.815MHz时锁相环的相位噪声为:-137dBc/Hz@10kHz、-140dBc/Hz@100kHz,最大输出频率间隔1MHz,满足了取样本振的低相位噪声和高频率分辨率的要求。  相似文献   

16.
设计并实现了一种能够覆盖C波段的宽带低相噪频率合成器.它基于改进的DDS PLL组合频率合成方法.在较低频段利用DDS激励PLL方式来完成细步长,虽然有环路带宽内杂散恶化的问题,但由于倍频数N值很小,大大地避开了其缺点.然后通过PLL内插DDS方式,将频段搬移到高端,不但降低了PLL环路内带通滤波器的设计难度,同时可进一步抑制带外杂散.测试结果满足设计指标,证明了方案的正确性.另外,该频率合成器被成功地用于构造S波段多模式信号源,介绍了其原理和实验结果.  相似文献   

17.
一种DDS/PLL混合型高分辨率频率合成器   总被引:3,自引:0,他引:3  
本文利用直接数字频率合成器频率分辨率和相位噪声低而锁相环锁率合成器输出频率高和对鉴相输入呈现窄带特性的优点,用STEL-1175DDS芯片设计了一个高分辨率正弦信号产生器,并以此推动锁相环进行倍频。通过这种DDS/PLL混合型频率合成器,得到了中心频率为38MHz的高分辨率正弦信号。本文给出了电路设计过程及测试结果。  相似文献   

18.
本文提出一种通过在高频开关电源PCB关键信号附近进行地线网格设计的方法,来减少高频开关电源PCB的辐射电磁干扰。基于有限元方法,分别对高频开关电源地线设计前后的PCB进行近场仿真,仿真结果表明在所选频点120MHz、150MHz、200MHz、600MHz处的近场辐射参数值均变小偏移,且在120MHz频点近电场强度降幅达到3.6374×10v/m,在600MHz近磁场强度降幅达到80%,强度明显减弱。得出在高频开关电源PCB设计时进行合理的设计地线,可以很好地改善开关电源的电磁兼容性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号