共查询到20条相似文献,搜索用时 62 毫秒
1.
2.
3.
ADSP21060是AD公司生产的一种高性能的32位浮点DSP芯片,在雷达模拟系统实时性要求高时,可基于ADSP21060来实现通用雷达仿真信号源。本文介绍了ADSP21060的性能及应用,给出了雷达仿真信号源系统实现的硬件框图及软件流程。该仿真信号源采用PC机加DSP组合的结构,用软硬件相结合的方法,ADSP21060完成实时运算,最终产生满足要求的视频信号。 相似文献
4.
《国外电子测量技术》2009,28(12):94-94
在2009国际电子生产设备贸易博览会(productronfca2009)上,罗德与施瓦茨公司新推出一套可灵活配置的针对雷达接收机的测试系统。制造商和使用方可以在研发、生产和维护中使用该系统产生雷达接收机测试所必需的多路相参测试信号。该雷达测试系统即能产生简单的脉内调制或非调制的脉冲序列,也可通过扩展产生多达十路的相参脉冲信号,用于模拟真实的测试场景。 相似文献
5.
本文介绍了逻辑信号源的原理和系统组成.阐述了系统平台的硬件设计及主要单元模块的功能,并对FPGA内部程序设计的主要思想和数据流程作了较详细介绍.仿真结果表明,系统可以输出包括SPI、IIC、USB、RS232、CAN等协议在内的多种串行数字码流,以及并行的数字码流. 测试结果表明,系统可以满足各种数字激励需求的数字信号,它们可以生成所需的1和0的码流,测试计算机总线、微处理器IC设备和其他数字系统. 相似文献
6.
7.
8.
宽带跳频信号源的设计 总被引:5,自引:1,他引:4
对于现有频率合成方法难以产生同时具备宽频带和高速频率跳变能力信号的问题,提出一种基于直接数字频率合成和直接频率合成技术的频率合成方案。首先推导了步进频率信号合成原理,分析了跳频系统实现原理,并介绍了设计方案以及测试结果,最终实现了小步进带宽为100 Hz、大步进带宽为67 MHz、总带宽为1 GHz、跳频时间小于20 ns的高速步进频率信号源,该方案杂散抑制较好,相位噪声-100.78 dBc/Hz@10 kHz,实现简单,性能优良。 相似文献
9.
10.
导航地面增强系统通过提供差分修正信号,可达到提高卫星导航精度的目的,提高了导航完备性、可用性、可靠性.通过对地面增强系统信号源详细的分析与设计,使用LabVIEW FPGA编程,利用NI公司的PXIe-5645R矢量信号收发仪等设备,产生导航地面增强信号.利用设备内置的FPGA进行伪码扩频调制和BPSK调制等基带信号处理,最终正交上变频输出导航增强信号.着重讨论了单信号源产生过程中各模块的设计以及多信号源同步授时模块的设计.最后通过对生成信号分析,验证了其正确性. 相似文献
11.
本文提出了一种基于凸优化的均匀线性频控阵(Frequency Diverse Array ,FDA)的二维低旁瓣发射波束合成技术实现方法。由于FDA的导向矢量有方位角和距离两个变量,所以直接采用凸优化进行求解的复杂度较高,文中首先采用Kronecker积把均匀线性FDA分解成两个单变量的导向矢量,它们分别与方位角和距离有关。然后把这两个单变量的导向矢量转化成凸优化问题,降低了求解难度。最后,采用Kronecker积把两个单变量的加权矢量合成一个两变量的加权矢量。仿真结果验证了本文所提出的方法实现了FDA雷达的二维低旁瓣发射波技术。 相似文献
12.
13.
基于DDS芯片AD9835信号发生器设计 总被引:1,自引:1,他引:1
文中设计基于AVR单片机AT90S8515和DDS芯片AD9835的信号发生器的硬件电路,给出AD9835工作流程图和AT90S8515串行加载AD9835芯片的时序图。 相似文献
14.
15.
为设计并实现出一种声呐信号发生器,基于直接数字频率合成(DDS)技术,提出了基于PFGA的DDS设计方案,并通过QuartusⅡ开发平台,利用VHDL语言与LPM宏模块设计相结合的编程方法予以实现。测试结果证明了该信号发生器的各项指标完全符合实际声呐装备的信号参数要求。 相似文献
16.
在深入分析直接数字合成(DDS)原理的基础上,提出了在FPGA上嵌入DDS技术实现高性能信号源模块的设计方案。该方案采用了一种基于FPGA的高速48位DDS相位累加器优化方法,利用高速SRAM和ROM相结合的方式大幅度提高信号源的波形存储深度。选用超高速低失真16位D/A转换芯片AD9726,设计了基于椭圆函数的低通滤波器并给出其仿真结果。测试表明,该信号源模块具有高速度、高分辨率和低失真等特性。 相似文献
17.
18.
为了满足测试环节对特殊时序信号的要求,设计了一种可配置时序信号发生系统,可实现多路时序信号的输出。该时序信号发生系统由上位机和下位机两部分组成,上位机软件对输出的时序信号进行配置,下位机采用STM32+FPGA相结合的硬件结构,实现配置后的多路时序信号输出。由于下位机的STM32芯片与FPGA采用两个不同的时钟,因此在FPGA内使用异步FIFO实现与STM32芯片的数据通信,有效实现了两者之间的并行数据传输。 相似文献
19.
基于FPGA/MCU多功能信号发生器的设计与实现 总被引:3,自引:0,他引:3
针对采用直接数字式频率合成(DDS)芯片无法直接产生多种信号波形的情况,提出基于现场可编程门阵列(FPGA)和高速微处理器(MCU)构建DDS技术,实现多功能高精度信号发生器的设计方案.发生器主要由基于FPGA的DDS电路、MCU控制、DAC、增益可控放大器(VGA)、功率放大(PA)、低通滤波器(LPF)、人机接口、系统时钟及电源等电路组成.MCU选用C8051F020芯片,它主要负责与外界的接口及系统控制.多功能信号发生器软件设计采用QuartusⅡ和Keilμv3开发软件,用VHDL和C语言编程实现,给出了系统软件主控流程图.所设计的多功能信号发生器可产生正弦波、方波和三角波,测试表明各项参数性能优于技术指标. 相似文献