首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 93 毫秒
1.
基于DSP和FPGA的HDLC协议通讯电路设计   总被引:4,自引:1,他引:3  
为了实现高速HDLC通讯协议,设计了DSP+FPGA结构的485通讯接口,接口包括DSP、FPGA、485转换等硬件电路,以及DSP与FPGA之间的数据交换程序和FPGA内部状态机;其中DSP用于实现数据控制,FPGA用于实现HDLC通讯协议,DSP与FPGA之间采用XINTF方式,通过双FIFO缓存进行数据交换。通过PCI接口连接PC机对系统进行测试,测试结果表明,系统通讯速度为1Mbps,并且工作稳定。  相似文献   

2.
基于PCI总线的CCD数字相机采集系统设计   总被引:1,自引:0,他引:1  
针对高速图像信号采集系统中数据传输量大的特点,提出了一种基于PCI总线的CCD数字相机采集系统的设计方法,给出了系统整体设计方案。采集系统以Camera Link和PCI总线为接口,结合FIFO、PCI9054和FPGA来实现计算机对CCD相机的设置和图像数据的采集。Camera link接口实现低压差分信号至TTL信号的转化和相机与图像采集卡之间的串行通信,PCI9054实现本地端与PCI端的桥接使用户接口设计简单,FIFO实现对高速采集后的海量数据进行缓存,FPGA实现整个系统的时序控制。这很好的解决了计算机与数字相机进行高速、大数据量传输的难题。  相似文献   

3.
为了实现电子式互感器与保护、测控设备装置之间的数字接口,介绍了电子式互感器数字接口的重要组成部分,即合并单元的功能,根据其特点提出了一种基于FPGA和DSP平台的电子式互感器数字接口实现方案.利用FPGA与DSP相互配合完成合并单元同步,多路数据接收和处理,以及以太网通讯功能,满足了电子式互感器数字接口高速、可靠的要求,有望应用于实际系统中.  相似文献   

4.
基于FPGA的图像数据采集卡及其驱动设计   总被引:8,自引:0,他引:8  
为了解决图像扫描设备与主机之间海量数据高速传输问题,提出了一种基于FPGA的图像数据采集卡的设计方法。该设计方法对采集卡的原理设计、FPGA的开发以及驱动程序的实现进行了研究;板卡采用了PCI9054接口芯片与主机的PCI总线进行通信;根据采集卡的功能要求,FPGA选择ALTERA公司的EP1C6Q240C8;为保证采集系统实时性的要求,应用WinDriver及其KernelPlugIn技术在操作系统内核态下完成了驱动程序的开发。该采集卡具有DMA传输、可连续采集等特点,目前已成功应用于图像数据的采集。  相似文献   

5.
一种基于FPGA&DSP的电子式互感器数字接口实现方案   总被引:5,自引:0,他引:5  
徐雁  向珂  肖霞 《高压电器》2006,42(3):208-210
为了实现电子式互感器与保护、测控设备装置之间的数字接口,介绍了电子式互感器数字接口的重要组成部分.即合并单元的功能,根据其特点提出了一种基于FPGA和DSP平台的电子式互感器数字接口实现方案。利用FPGA与DSP相互配合完成合并单元同步,多路数据接收和处理.以及以太网通讯功能,满足了电子式互感器数字接口高速、可靠的要求.有望应用于实际系统中.  相似文献   

6.
为了在车辆行驶过程中,获取车辆的外形轮廓数据,检测车辆驾驶室和车厢分界点,设计了基于旋转激光测距原理的车型识别系统.在系统中,需高速同步采集旋转激光测距传感器、光电开关、速度传感器的数据信息,为此自行设计了基于FPGA和PCI接口的高速同步数据采集卡.同步采集卡设计包括硬件电路设计、PCI接口芯片配置和FPGA核心程序设计等.实验证明,采用该数据同步采集卡,可实现2通道500 k波特率串行数据、1通道115 200波特率串行数据、4通道高速IO信号的同步采集,无丢包现象,保障了车型识别系统整体可靠运行.  相似文献   

7.
一次电子式互感器与变电站实现数字化连接主要通过合并单元来实现。为此,介绍了电子式互感器数字输出接口的重要组成部分—合并单元的定义及其组成,分析了合并单元的功能特点进而提出了一种以FPGA和DSP构架的合并单元实现方案;使用FPGA实现了合并单元的同步功能,并利用FPGA由用户定制专用硬件电路的高速、并行处理能力以及DSP的数字运算、控制能力,将两者互相补充,实现了12路数据接收、处理、以太网通讯的功能。利用此方案实现的合并单元满足了电子式互感器数字接口高可靠性、强实时性、多任务的要求。合并单元的校验方法和实验结果验证了此方案的可行性。  相似文献   

8.
采用FPGA&DSP实现电子式互感器合并单元   总被引:3,自引:0,他引:3  
一次电子式互感器与变电站实现数字化连接主要通过合并单元来实现.为此,介绍了电子式互感器数字输出接口的重要组成部分-合并单元的定义及其组成,分析了合并单元的功能特点进而提出了一种以FPGA和DSP构架的合并单元实现方案;使用FPGA实现了合并单元的同步功能,并利用FPGA由用户定制专用硬件电路的高速、并行处理能力以及DSP的数字运算、控制能力,将两者互相补充,实现了12路数据接收、处理、以太网通讯的功能.利用此方案实现的合并单元满足了电子式互感器数字接口高可靠性、强实时性、多任务的要求.合并单元的校验方法和实验结果验证了此方案的可行性.  相似文献   

9.
LVDS远程高速红外图像采集卡设计   总被引:5,自引:1,他引:4  
红外成像制导是当今精确制导武器的一个重要发展方向。在红外导引头位标器的测试中,红外图像是重要的测试项目。本文介绍了一种基于FPGA和DSP的LVDS远程高速红外图像采集卡的设计,实现了LVDS数据的高速采集、红外图像预处理、PXI上位机通信及模拟视频输出等功能。实验证明,本方案在保证系统实时性的同时,具有信号处理能力强、设计灵活等优点。  相似文献   

10.
针对数字图像数据大批量传输及PCI总线高数据吞吐率的特点,为同时实现计算机高速数字图像信息注入与回读,设计了一种基于PCI总线的硬件方案,该方案以PLX9054为PCI接口芯片、SDRAM为数据缓存模块、FPGA为控制单元,可用于数字微镜阵列(DMD)仿真数据注入及红外探测设备后端数据接收。详细分析了PCI接口芯片本地侧逻辑及SDRAM读写时序协调关系,利用双片内FIFO分别构成读写缓冲,给出了包括PLX9054单周期读写、DMA读写与SDRAM读写在内的VHDL状态机模型及SDRAM控制器结构。通过实验验证,该方案同时实现了基于PCI总线的DMA高速数据读写与单周期控制指令读写,在SDRAM缓存数据方式下,读写速度都能稳定在50MB/s,并且该系统结构简单,实用性强。  相似文献   

11.
基于DSP+FPGA技术的实时视频采集系统的设计   总被引:11,自引:0,他引:11  
本文介绍了一种基于高速数字信号处理器TMS320DM642和FPGA的图像采集系统,阐述了该系统的硬件组成、工作原理,并详细描述了视频编码单元、图像处理单元和视频输出单元等的构成和设计方法,分析了系统设计时的各个关键技术环节.本系统有3个突出的优点:一是实时性,硬件电路器件的执行速度以及适合硬件的软件系统都保证了系统实时性的实现:二是小型化、集成度高,这个系统功能由一块PCB板实现:三是系统硬件平台的通用型,可以通过软件编程实现各种不同的图像处理功能.  相似文献   

12.
基于DSP+FPGA视频图像采集处理系统的设计   总被引:1,自引:0,他引:1  
针对图像采集与处理的应用要求,提出了基于双核DSP搭配FPGA的构架设计,DSP作为主处理器,通过其专用的PPI视频接口配合DMA控制器控制视频图像的采集、存储,并完成目标识别;FPGA作为协处理器,完成图像预处理中的累乘加运算并且为DSP提供部分寄存器扩展。阐述了系统的工作原理及各功能模块的构成,设计了图像采集处理系统,实现了视频图像的实时采集与处理。实验结果表明:系统可对25frames/s、16bit、720×576像素的视频图像进行采集与处理,具有良好的实时性。  相似文献   

13.
用于电能质量检测的数据采集卡研制   总被引:4,自引:0,他引:4       下载免费PDF全文
结合电能质量五项指标,开发了用于电能质量检测的数据采集卡。该卡采用了DSP数字信号处理器和PCI总线技术,能实时采集数据。并采用了两片六通道高速A/D转换器和运用了锁相同步技术,对三相电压和电流信号能进行定时采样和等间隔采样,这样得到的数据对于下一步电能质量指标进行分析更为合理。本文最后还简要介绍了DSP的C语言开发和PCI插卡的驱动程序编写技术。  相似文献   

14.
方力谦  李晓明 《低压电器》2005,(7):44-47,50
在电力系统故障中,对故障信号进行快速采集是进行判断和操要求能对信号进行高速的数据采集,且对采集来的数据进行实时处理.目前一般国内相关产品的采样率<30 MHz,且大多数还不能对数据进行实时处理.设计了一种高速暂态电量采集系统,利用闪烁AD进行模数转换,高速大容量SDRAM缓存数据,FPGA实时控制和处理,PCI总线实现嵌入式系统与工控机的高速数据传输的高速数据采集系统.实验表明,PCI的实时高速采集系统可以实现高达100 MHz的采样速度,既可广泛应用于微机保护,故障定位等电力系统监测与控制的场合,也可用于雷达定位、航空航天等场合.  相似文献   

15.
待加工原棉中往往混有难以分辨的异性纤维,能否有效地的去除这些杂质关系到棉纺产品的质量和企业的生存。本文设计了一种以FPGA为数据采集逻辑控制单元,以DSP为高端图像处理单元的数字图像处理。介绍了该系统的硬件组成、工作原理。从视频编码单元、图像处理单元和视频输出单元对整个系统的构成和设计进行了描述,分析了系统设计时的各个关键技术环节。  相似文献   

16.
基于SEED-DEC扩展总线的多通道同步数据采集板设计   总被引:2,自引:0,他引:2  
针对合众达SEED-DEC系列化嵌入式DSP控制模块在数据采集功能上的不足,利用其标准的扩展总线和统一的结构,设计研制基于SEED-DEC扩展总线的多通道同步数据采集板.以DSP作为数据处理中心,FPGA负责与DSP通信、初始化和控制数据采集板上的A/D模块,以节省DSP内部资源,减少DSP因控制外围器件而消耗的时间,...  相似文献   

17.
一种新型多路同步数据采集卡的设计与实现   总被引:1,自引:0,他引:1  
介绍了一种用于故障录波的新型多路同步数据采集卡的原理和软硬件实现方法。该数据采集卡采用接受GPS触发方式,可实现24路信号的同步采样,采样速率为单通道最高为250ksps,采样精度为16位。该装置可以通过基于FPGA的硬件在系统可编程技术根据录波对象的不同而方便地管理采样通道,PCI总线接口保证了其实时性和通用性。  相似文献   

18.
提出并设计了一种基于"FPGA DSP ARM"多处理器的光电混合图像识别系统,该系统采用TMS320C6416与FPGA完成目标图像的采集、预处理以及畸变不变处理,光学处理模块实现联合图像的傅立叶变换,得到联合功率频谱,S3C2440完成对该频谱的采集、振幅调制滤波、傅立叶逆变换及图像识别.大量的实验表明:这种小型化智能系统每秒能处理25帧图像,具有较强的实用价值.  相似文献   

19.
基于DSP和FPGA的高速数据采集系统的设计及实现   总被引:4,自引:5,他引:4  
贾龙  林岩 《电子测量技术》2007,30(5):95-97,100
本文设计了一种基于DSP和FPGA的双通道通用数据采集系统,每个通道的采样率为10 MSps,采样精度为14 b.设计中采用了FPGA实现2个异步FIFD作为模数转换器AD9240和数字信号处理器TMS320C6416的缓存器,并且FPGA内部可方便地实现各种逻辑电路与外围进行通信.数据的传输采用EDMA,实现了大容量数据的传输.实验结果表明,该数据采集系统有较高的采样精度,具有接口电路简单、可靠性高、调试方便等特点,可广泛应用于通信和图形采集中.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号