共查询到18条相似文献,搜索用时 78 毫秒
1.
2.
3.
高速异步FIFO的设计和实现 总被引:3,自引:0,他引:3
周敏 《计算机工程与科学》2009,31(2)
本文介绍了一种新型异步FIFO的设计和ASIC实现,与传统的格雷码作异步FIFO指针的方法不同,该FIFO实现方案采用了一种移位码,在避免了亚稳态出现的同时缩短了关键路径,提高了工作频率。本设计采用Verilog硬件描述语言实现,具有良好的可移植性和设计灵活性。最后,给出了系统的综合实现结果。 相似文献
4.
5.
本文利用异步FIFO芯片作为TVP5150与DSP之间的缓冲,可以进行稳定的数据传输,并且简化了设计难度。以TI公司的TMS320VC5509A作为DSP图像处理器件,FIFO芯片采用可以存储一帧图像的AL422B。TVP5150作为视频解码芯片,利用CPLD完成逻辑控制功能。给出了系统的整体架构,重点介绍了FIFO的特点,FIFO与TVP5150之间的硬件接口电路,FIFO与DSP之间的硬件接口电路,以及FIFO的读写指针复位和读写使能的控制。软件采用C语言对DSP进行编程,在CCS中进行在线仿真,完成对整个系统的采集与处理控制,不仅增强了程序的易读性,而且增强了系统的可移植性。 相似文献
6.
以CPLD为逻辑控制核心实现了ADS8323与高速FIFO的接口电路,该电路具有可靠性高、通用性强、易于移植等特点。在设计过程中,以QuartusII作为开发环境,采用图形输入和VerilogHDL语言输入相结合的方式,简化了开发流程。 相似文献
7.
用双FIFO实现数据的高速并行读写 总被引:1,自引:0,他引:1
用两个FIFO(先进先出双端口存储器)组成乒乓缓冲队列作数据流管道,以实现数据的高速并行读写。数据的传输均采用DMA控制,接口为中小规模组合电路。在关系数据库机的研究中成功地应用了这种管道技术。 相似文献
8.
基于LPM的高速FIFO的设计 总被引:1,自引:2,他引:1
利用参数可设置模块库(LPM)中的兆功能模块,根据实际系统的需要,对其参数进行必要的调整设置,介绍了一个高速FIFO存储器的设计方法和步骤,给出了仿真结果,方便实用。 相似文献
9.
10.
11.
12.
基于FIFO技术的数据采集系统研究 总被引:6,自引:0,他引:6
数据采集系统是工业CT(Industrial Computed Tomography——ICT)的重要组成部分,保证数据采集系统工作的稳定、可靠和一致性,对于研制和改进其质量和提高工业CT整体性能有着重要的意义。在Windows操作系统下,程序查询的数据传输方式会因为其它程序的中断造成数据丢失,针对这一问题,对工业CT的数据采集系统进行了设计与研究。将程序查询方式改为中断方式,在计数逻辑电路的数据通道前端加上FIFO缓存,从而保证了数据采集和传输的可靠和稳定性。 相似文献
13.
14.
一种基于FPGA实现的高速缓存设计 总被引:4,自引:2,他引:4
为了解决嵌入式实时数据采集系统中,高速采集数据量大,而处理器的处理速度有限的矛盾,保证数据不丢失并提高处理器的数据吞吐率,文中提出一种基于FPGA(现场可编程门阵列)实现的最优FIFO(先入先出存储器)结构设计,它可以成倍提高数据流通速率,增加嵌入式系统的实时性。 相似文献
15.
16.
曹立学 《计算机工程与设计》2008,29(19)
以工控组态软件(MCGS) 的设备窗口实现对远程数据采集模块的驱动,完成工业现场数据的采集与控制命令的发布,运用RS485等串行口通讯协议实现计算机与外部设备之间的数据交换;以用户窗口编写了友好的用户界面及相应的控制算法,设计出具有工程应用价值的实时及历史报表,直观的实时曲线和历史曲线;以运行策略和实时数据库窗口完成系统运行的管理和对所有数据文件变量的管理与记录.试验结果表明基于组态软件设计的DDC系统具有良好的系统性能. 相似文献
17.
基于高速DSP的视频编码器的设计与实现 总被引:5,自引:0,他引:5
视频编码器是数字化网络视频监控系统中的核心,其实现方法多种多样,介绍了用TI公司的TMS320C600系列高速DSP实现的既灵活又抗恶劣环境的嵌入式视频编码器,指出了在设计过程中遇到的关键问题及解决方法。 相似文献