首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 250 毫秒
1.
介绍了一种基于FPGA与USB2.0的双通道实时数据采集与处理系统。该系统采用XC3S1200E芯片作为核心处理芯片,CY7C68013作为USB接口芯片,通过FPGA内部的控制模块控制A/D数据转换和USB的数据传输,并在FPGA内部完成数据的处理。实验证明,该系统基本能满足设计的要求。计算出所求粒子的直径。  相似文献   

2.
本文利用FPGA强大的控制能力和丰富的片内逻辑及引脚资源,设计并验证了一种基于FPGA的通用数据接口,该通用数据接口可用在大坝前端传感器数据采集及传输系统模块中,以解决采集数据通道多,控制复杂的问题。该通用数据接口已实现总线并行接口、I~2C及UART接口控制器逻辑,可同时完成串并行数据的传输,及对A/D芯片的控制。  相似文献   

3.
提出了一种基于USB的多路数据采集系统的设计方法。该系统利用ARM+FPGA+AD7656的系统组合实现16路通道信号同步采样,其中FPGA完成对A/D转换的逻辑控制,使用ARM7处理器对A/D转换数据进行处理,再通过USB接口与计算机进行数据通信。测试结果表明,基于FPGA与ARM的多通道数据采集系统结构简单盛制方便...  相似文献   

4.
为了改善传统数据采集系统运算能力差、分辨率低、可靠性低等缺点,结合△-∑技术和FPGA,设计了一种多通道、高分辨率、宽动态范围的新型数据采集系统.提出了一种由△-∑A/D转换芯片、高性能FPGA和DSP组成的数据采集系统方案及其硬件电路实现方法.系统利用A/D器件对信号进行滤波、放大、差分转换和模数转换,利用FPGA设计内部模块和时钟信号进行电路控制及实现数据缓存、数据传递等功能,由高速DSP芯片核心控制,对采样数据进行实时处理.系统能实现24位高分辨率、宽动态范围的信号数据采集与高速实时处理,可用于电压、电流、温度等参量的采集系统中.  相似文献   

5.
为了改善传统数据采集系统运算能力差、分辨率低、可靠性低等缺点,结合Δ-Σ技术和FPGA,设计了一种多通道、高分辨率、宽动态范围的新型数据采集系统。提出了一种由Δ-ΣA/D转换芯片、高性能FPGA和DSP组成的数据采集系统方案及其硬件电路实现方法。系统利用A/D器件对信号进行滤波、放大、差分转换和模数转换,利用FPGA设计内部模块和时钟信号进行电路控制及实现数据缓存、数据传递等功能,由高速DSP芯片核心控制,对采样数据进行实时处理。系统能实现24位高分辨率、宽动态范围的信号数据采集与高速实时处理,可用于电压、电流、温度等参量的采集系统中。  相似文献   

6.
基于FPGA的高速数据采集系统的设计与实现   总被引:2,自引:0,他引:2  
为了解决高速数据采集过程中的数据量大、实时性、传输速率等问题,提出了一种基于FPGA的高速数据采集系统的实现方案.该方案以FPGA作为主控芯片,实现模拟信号通道的可控、A/D转换控制、DDRⅡ SDRAM数据缓存、PCI总线数据的传输四个主要功能,系统采用Verilog HDL语言,通过Quartus Ⅱ6.0软件编程来实现IP核的控制,从而实现多个ADC08B200芯片进行数据采集,通过DDRⅡ SDRAM进行数据缓存,将数据通过PCI总线传输到PC机.系统经过PC机的测试软件,能够很好地完成高速数据采集系统的任务要求.  相似文献   

7.
为了实现多路模拟信号的准确采集、记录和显示,设计了一种基于FPGA的多通道、多量程数据采集系统。该系统采用FPGA作为主控芯片,通过FPGA内部的控制模块控制A/D数据转换和UART接口数据传输,并在FPGA内部完成数据处理。FPGA与上位机之间采用RS-232串口实现数据通信,上位机采用Viusal Basic编写监控界面,实现远程控制和显示。该系统具有性能稳定、实时性强、操作界面友好、可扩展性强等特点。  相似文献   

8.
刘贵杰  李帆 《微计算机信息》2007,23(32):183-184,248
设计了一种以DSP嵌入式处理器为核心、基于FPGA技术的四通道数字式超声探伤数据采集与处理系统。采用高速A/D转换芯片.在对超声回波信号采集的同时实现了采样数据的在线压缩,在FPGA的控制下实现了高速数据的缓冲存储,设计的系统体积小、功耗低、功能强、集成度高,尤其适合于高速、高精度的超声无损检测。  相似文献   

9.
基于PCI总线的高速大容量数据采集卡   总被引:6,自引:0,他引:6  
介绍了一种基于PCI总线的高速大容量数据采集卡的设计原理与实现。该采集卡由预处理电路、A/D转换器、同步动态随机存储器(SDRAM)、高频时钟发生器、集成于FPGA芯片的PCI接口控制器和SDRAM控制器组成。它通过PCI总线接口与计算机连接,可完成400MHz/s实时数据采集、512MB实时数据存储。  相似文献   

10.
设计一套基于FPGA的微流控芯片的电泳控制系统。该系统采用具有大量控制端口的FPGA作为系统的控制芯片,同时为了节约控制端口,选取串行控制的A/D与D/A芯片;采用USB2.0高速传输接口与上位机通信,满足了实施控制与数据上传的要求;采用VerilogHDL语言对芯片编程后,可同时对30个PCR芯片实施控制,另外还编写了基于Windows XP的驱动程序与控制软件。  相似文献   

11.
为了提高对实时信号采集的准确性和无偏性,提出一种基于DSP+FPGA的实时信号采集系统设计方案。系统采用4个换能器基阵并联组成信号采集阵列单元,对采集的原始信号通过模拟信号预处理机进行放大滤波处理,采用TMS32010DSP芯片作为信号处理器核心芯片实现实时信号采集和处理,包括信号频谱分析和目标信息模拟,由DSP控制D/A转换器进行数/模转换,通过FPGA实现数据存储,在PC机上实时显示采样数据和DSP处理结果;通过仿真实验进行性能测试,结果表明,该信号采集系统能有效实现实时信号采集和处理,抗干扰能力较强。  相似文献   

12.
基于DSP的高速列车车内噪声舒适性测量装置   总被引:1,自引:0,他引:1  
为了满足高速列车车内噪声舒适性测量的需求,设计了一种基于DSP技术的便携式噪声舒适性测量装置。装置由控制部分和运算部分组成。控制部分以高性能、低功耗的EP1C6Q240C8为核心,扩展了A/D采集模块、SD卡存储模块;运算部分以低功耗DSP芯片TMS320VC5509A为核心,负责对噪声数据进行实时处理,并将结果交给FPGA发送到SD中保存;FPGA与DSP通过双口RAM相连接,使得2种处理器间的频率差异得到解决并实现高速传输。经实验验证:方案切实可行,为高速列车噪声舒适性测量提供了新的解决方案。  相似文献   

13.
基于DSP/FPGA的光纤捷联航姿系统设计   总被引:1,自引:0,他引:1  
为适应现在航空设备向小型化、低功耗方向发展,设计了一种基于DSP+FPGA的高速、多通道的捷联航姿系统;主要描述了系统的硬件电路设计,采用FPGA完成各传感器的数据采集及控制;采用了高性能的浮点型DSP为内核,用于航姿解算数据高速处理;将FPGA映射到DSP EMIF的一段地址上进行数据交互;FPGA设计采用VHDL语言描述,DSP程序采用了C语言程序和汇编程序编制,设计可重构性强,升级容易,移植性好;跑车试验证明系统高速可行,俯仰角和横滚角误差在0.05°以内,航向角误差为小于0.5°,精度达到了设计的要求。  相似文献   

14.
基于FPGA的一种新型8通道数据采集系统   总被引:3,自引:1,他引:2  
以FPGA为核心控制模块,搭载MAX1300为数据采集模块,完成8通道、16位精度数据采集系统。采集数据在FPGA内部储存,DSP在适当时刻对其进行读取以完成伺服控制工作。针对以往数据采集系统的局限,FPGA内部对所采集数据进行预处理,减轻了CPU数据处理强度和负担。详细介绍了各芯片硬件电路设计,给出FPGA内部各功能模块逻辑图。  相似文献   

15.
FPGA控制实现图像系统视频图像采集   总被引:21,自引:6,他引:21  
介绍了一种以DSP为核心的图像系统中,以FPGA为数据采集逻辑控制单元,用DSP控制实现了黑白全电视信号图象数据采集。在介绍了系统组成原理的基础上,详细讨论了采集部分的结构和FPGA的控制逻辑,DSP响应中断实现数据转移和存储。采用FPGA实现视频信号数据采集,可提高系统性能,同时具有适应性与灵活性强,设计、调试方便等优点。通过系统成像实验,已获得清晰的图象。  相似文献   

16.
提出了一种基于USB和FPGA的高性能数据采集设计方案并详细介绍了其软硬件实现方法。USB12016采集卡包括模拟输入、A/D转换、数据缓存、FPGA控制电路和USB总线接口等,在一张卡上实现了8通道模拟信号调理、采集、处理,并可实现多卡同步触发采集。  相似文献   

17.
水下声成像技术具有广泛的应用前景,日益得到人们的重视。介绍了一种二维图像声纳的数据采集、实时处理系统。讨论了系统硬件组成以及软件程序设计,使用高性能A/D、FPGA和DSP进行数据采集及实时处理,用以太网进行数据传输。可以实时处理200通道的基元数据,图像刷新率达到20 f/s,为图像声纳提供了一套可行的设计方案。  相似文献   

18.
基于FPGA的高速采样缓存系统的设计与实现   总被引:1,自引:0,他引:1  
郑争兵 《计算机应用》2012,32(11):3259-3261
为了提高高速数据采集系统的实时性,提出一种基于FPGA+DSP的嵌入式通用硬件结构。在该结构中,利用FPGA设计一种新型的高速采样缓存器作为高速A/D和高性能DSP之间数据通道,实现高速数据流的分流和降速。高速采样缓存器采用QuartusⅡ9.0 软件提供的软核双时钟FIFO构成乒乓操作结构,在DSP的外部存储器接口(EMIFA)接口的控制下,完成高速A/D的数据流的写入和读出。测试结果表明:在读写时钟相差较大的情况下,高速采样缓存器可以节省读取A/D采样数据时间,为DSP提供充足的信号处理时间,提高了整个系统的实时性能。  相似文献   

19.
交叉偶极声波测井的数据采集与处理电路设计   总被引:1,自引:0,他引:1  
针对多通道声波数据采集时序控制复杂的特点,设计了一种基于DSP和FPGA的声波数据采集与处理电路.设计中在FPGA内部构造4个异步FIFO作为模数转换器和DSP之间的数据缓存器,并由DSP实现LZW数据压缩算法等数据处理,电路协调一致地完成8路信号的采集与处理操作.实践表明,该电路能够稳定可靠地工作,达到了井下声波信号采集的要求.  相似文献   

20.
为了给被动声探测技术研究提供实验验证平台,设计了一种可以进行实时数据采集和处理的系统方案.整个系统以数字信号处理器(DSP)和现场可编程门阵列(FPGA)为基本架构,由FPGA控制模数转换器(ADC)采集数据,通过USB 2.0电路将数据传送给个人计算机(PC),用于初期的离线验证;FPGA将采集到的数据通过外部存储器接口(EMIF)传递给DSP,用于实时处理.实验证明:系统实现了被动声探测中的实时数据采集、离线数据存储.数据采集与数据处理分别由不同处理器执行,提高了系统的响应速度与处理性能,能够满足探测系统的实时性要求.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号