首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 78 毫秒
1.
利用了锁相环的解调功能,设计出一片用于无线接收解码的芯片。信号是一种类似FSK的信号,频率为430MHz左右,采用了0.8μm的CMOS工艺。对该芯片用HSPICE仿真,结果令人满意。着重阐述锁相环用于解调时的工作过程及原理。  相似文献   

2.
基于锁相环频率合成技术,以锁相环芯片ADF4118、压控振荡器HMC505和八分频器HMC363为核心器件,设计了频率为6.812-6.872GHz的锁相环频率合成器。文中对频率合成器的实现方案进行了详细分析,并给出仿真和实验结果。  相似文献   

3.
结合锁相环技术的基本原理,介绍了一种采用锁相环技术产生高稳定度信号的低相噪频率合成器的设计思路。采用集成锁相环芯片ADF4360-8来设计锁相环电路,并给出了系统的具体电路参数、实际应用的设计要点和设计注意事项。最后经过仿真,得出系统环路带宽内相噪为-105dBc,符合系统设计要求。  相似文献   

4.
一种基于可变相位累加器的全数字锁相环   总被引:1,自引:1,他引:0  
提出了一种具有可变相位累加器电路结构的新型全数字锁相环。采用EDA技术完成了对该系统的设计,利用ModelSim软件对所设计的电路进行了系统仿真实验,并进行了硬件实验验证。实验结果表明,含有可变相位累加器构成的全数字锁相环可拓展系统环路的锁相范围,提高锁相频率,降低系统总功耗,并且不会增加FPGA芯片内部的逻辑资源。由于该锁相环内部信号的传递是并行传输,故可大大提高系统的锁相速度。该锁相环能够作为功能模块嵌入进电子系统芯片中,可广泛应用于通信、电子测量和自动控制等领域。  相似文献   

5.
介绍了锁相环的组成结构,详细分析了锁相环系统各部分产生的相位噪声,结合分析结果给出了一种以双锁相环集成芯片LMK04031为核心实现125 MHz时钟源的频率合成器的设计方法,并给出关键电路的设计。通过调试,产生高性能的频率源,为锁相频率合成的工程应用提供参考。  相似文献   

6.
针对USB全速设备中通常需要外接晶振来为芯片提供时钟这一问题,提出了一种适用于USB全速设备的低功耗锁相环的实现方法.根据USB全速设备中的数据传输速率,该锁相环设计在标准电荷泵锁相环的结构上增加了时钟信息提取单元和低功耗控制模块,采用了改进的鉴频鉴相器和和差分型压控振荡器实现,并在0.35μm标准工艺下完成了锁相环版图.实验结果验证了该锁相环电路性能,结果满足USB协议要求.  相似文献   

7.
介绍了一种由可编程计数器8253芯片和CMOS锁相环4046芯片组成的频率转换电路,频率转换的比例可实时控制,硬件和软件简单、可靠。  相似文献   

8.
本文分析锁相环(PLL)频率合成器的基本原理,并简单地介绍了ADI公司的集成锁相环芯片ADF4108的结构和性能。然后基于ADF4108芯片设计出一种频率合成器的方案,在该方案中,包含了环路滤波器的设计。通过ADIsimPLL3.1软件仿真,结果显示其相位噪声到达-99.27dBc@10kHz,并且系统工作稳定。  相似文献   

9.
基于SC1128的无线扩频通信系统   总被引:1,自引:1,他引:0  
介绍一种基于SC1128的无线扩频通信系统。以AT89S52为核心,扩频芯片SC1128、射频收发芯片RF2945以及锁相环集成芯片LMX2315构成射频收发电路,给出了扩频无线收发系统的设计方案,实现了多信道切换。  相似文献   

10.
锁相环(PLL)是高性能SOC中必不可少的器件,为芯片提供系统时钟。提出了一款面向高性能SOC应用的高精度全数字锁相环结构,并采用了全新的高精度时间数字转换器(TDC)结构提高鉴相精度,降低TDC的相位噪声,改善了锁相环抖动性能。在先进工艺下完全采用数字标准单元实现了此全数字锁相环系统,解决了模拟电路中无源器件面积过大、抗噪声能力不强以及工艺移植性差等瓶颈问题。该系统最高频率可达到2.6 GHz,抖动性能小于2 ps。  相似文献   

11.
介绍了一种宽带线性调频(LFM)雷达信号产生的方法与实现,结合直接数字合成(DDS)+锁相环(PLL)的方式,采用DDS芯片AD9852和集成锁相芯片ADF4360-7完成了设计所需求的宽带线性调频信号。详细说明了该方案设计的构架、各单元电路的设计与实现以及各芯片参数的设定情况。实测结果表明,该频率合成器输出功率>-4 dBm,环路锁定时间为14μs,输出信号相位噪声优于-90 dBc/Hz@1 kHz,输出信号达到了所需指标要求。  相似文献   

12.
智能水表为供水公司实时掌握用户用水情况和解决抄表困难问题提供了重要支撑,但传统的光电直读智能水表存在功耗高,电路复杂,体积庞大,长期稳定性差等问题。通过对水表关键技术研究分析,提出了一种基于三维矩阵电路读取字轮码盘的水表设计方案,它采用STM8L051超低功耗单片机为控制核心的分离式Mbus通讯电路设计思路,有效解决了智能水表功耗高和长期稳定性得不到保障问题,使智能水表小型化。实验数据表明,依据三维矩阵电路设计的光电直读智能水表通讯稳定,功耗低,采集效率高,长效工作稳定可靠。  相似文献   

13.
提出了一种基于ESP8266的无线光功率监测仪的设计方案.利用ESP8266片上的32位微控制器,结合24位的模数转换器ADS1246,加上外围电路,实现光功率采集;利用其本身的WiFi功能实现与远程上位机的无线连接.本文介绍了主要模块的硬件结构、ESP8266 SDK和IDE、WiFi初始化过程、自定义传输结构、光功率采集流程.该方案可靠性高、动态范围大、性价比高,具有较高的推广价值.  相似文献   

14.
主控电路是控制滚筒扫描仪的关键部分,本文介绍了一种高分辨率滚筒扫描仪的主控电路的设计,包括整体设计、扫描接口控制与LUT查找表计算系统、外围控制及PLL芯片设计。  相似文献   

15.
在高速串行接口芯片的设计中,高速串行数据恢复电路是设计中的一个难点,由于其高达千兆的传输频率,大多采用模拟电路方式实现·然而同数字电路相比,模拟电路在噪声影响、面积、功耗、工艺敏感度和可测性方面都存在较大的劣势·提出了一个应用于SATA1·0中1·5Gbps高速串行接口的高速串行数据恢复电路,它没有用PLL或DLL等模拟电路的方法,它采用完全数字电路的设计,并用标准单元实现·与用模拟电路实现的串行数据恢复电路相比,此电路设计更加简单易实现,数据恢复快速,而且面积小功耗低·电路被应用在PATA/SATA桥接芯片的设计中,并在标准0·18CMOS工艺下投片生产·  相似文献   

16.
针对传统数字电压表结构复杂、成本高、寿命短和不便升级等问题,提出来一种基于C语言以P89V51单片机为控制核心的数字电压表,硬件电路采用正负双积分型A/D转换器;电源电路用稳压芯片LM7805和LM7905来处理,电压负荷在+5 V和-5 V电压之间;数字信号处理采用CD4052B,由LM324构成量程自动转换电路。控制功能用C语言编程实现。测量范围:10 mV-2 V,分辨率1 mV(2 V档);测量误差小于±0.5 V;输入电阻大于1 MΩ。实验结果表明,该电压表能够抑制工频干扰且测量精度高,具有自动校零、量程自动切换功能和便于自动升级等优点。  相似文献   

17.
设计的电能表采用专用大规模集成电路LPC2210芯片,该装置具有体积小、重量轻、精度高、功耗低、负荷宽、安装方便等特点.具有双向计量功能,能够精确测量正、反两个方向的功率,且以一个方向累计电量.可以大面积推广.  相似文献   

18.
基于AD9951的差分快速跳频系统频率合成器的设计   总被引:2,自引:0,他引:2  
选用内部时钟为400MHz的高性能直接数字合成频率源DDS芯片AD9951作为核心器件设计频率合成器,采用DDS+DSP的设计方案。利用锁相环ADF4113为AD9951提供参考时钟。阐述了AD9951芯片的主要性能及其在快速频率合成器设计中的应用方法。  相似文献   

19.
苏善伟 《微计算机信息》2007,23(19):122-123,92
本文介绍了一种电力四遥监控系统中的遥测模块,其控制核心是TI公司的MSP430单片机,采样电路由珠海炬力公司的ATI7022B三相电能芯片构成.这种测量模块,具有三相电能表的功能,可以测量三相电路中电流、电压、频率、功率、功率因数、电能等参数.  相似文献   

20.
智能型LED键盘显示技术及其在仪器仪表中的应用   总被引:4,自引:2,他引:2  
对仪器仪表中普遍使用的LED键盘显示人机交互技术做了分析。给出一种由智能型LED键盘显示芯片HD7279A构成的人机交互电路。该电路具有接口简单、外围元件少,体积小.功能强的特点.使用该器件可简化仪器仪表中人机界面交互电路的设计。中给出了HD7279A的主要特性。硬件电路及相应程序。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号