共查询到10条相似文献,搜索用时 15 毫秒
1.
用于天文观测的CCD相机系统研究 总被引:2,自引:0,他引:2
详细介绍紫金山天文台红外实验室开发的CCD相机系统的软硬件设计.根据柯达CCD芯片KAF-0401LE的时序要求,用复杂可编程逻辑器件(CPLD)实现了CCD的时序;采用相关双采样技术降低探测信号噪声;用89C51作下位机控制,通过RS232与上位计算机通信;系统控制软件采用Visu-al C++编写. 相似文献
2.
3.
4.
在分析面阵CCD图像传感器结构和驱动时序基础上,针对高分辨率高灵敏度ICX694ALG大面阵CCD图像传感器,研究其驱动时序发生器;以现场可编程门阵列(FPGA)作为硬件平台,通过Verilog HDL硬件描述语言对该驱动时序发生器进行了硬件描述,采用ISE软件进行功能仿真,并针对XILINX公司的可编程逻辑器件XC3S1000进行了硬件适配;仿真测试表明,FPGA驱动时序发生器能够满足高分辨高灵敏ICX694ALG大面阵CCD图像传感器驱动要求,达到了设计要求。 相似文献
5.
基于FPGA的科学级CCD相机时序发生器的设计 总被引:1,自引:1,他引:1
简述了科学级CCD相机中CCD成像单元的时序发生器的功能:产生TDI-CCD、视频处理器和图像数据输出所需的各种时钟脉冲信号,在CCD成像单元工作中起着时间上同步协调的作用。该科学级CCD相机采用DALSA公司的IL-E2型TDI-CCD作为传感器,在分析IL-E2型TDI-CCD器件驱动时序关系的基础上,设计了科学级CCD相机时序发生器。选用FPGA作为硬件设计平台,使用VHDL语言对时序发生器进行硬件描述,采用EDA软件对所设计的时序发生器进行仿真,针对XILINX公司的可编程器件XC2VP20-FF1152进行适配。结果表明:系统的集成度、抗干扰能力提高了,实现了科学级CCD相机工作时的可靠性、稳定性,以及低功耗,同时也使设计与调试周期缩短至小时量级。 相似文献
6.
7.
8.
9.
一种基于高速超微型单片机的CCD驱动电路设计 总被引:5,自引:0,他引:5
介绍了CCD驱动电路的4种常用方式及其优缺点,详细阐述了基于高速超微型单片机C8051F300的CCD驱动电路设计,包括内部CCD驱动时序和外部输出同步信号的产生、像素输出电压的简单处理以及通过RS232接口在线调整CCD驱动频率等。系统克服了目前单片机方式在CCD驱动应用中存在的一些缺点。 相似文献
10.
TDI CCD(Time Delay Integration Charge Coupled Device,TDI CCD)相机具有低噪声、高灵敏度、高量子效益、高分辨率、线性度好、动态范围大等特点,在实际应用中具有广阔的前景。采用IL-E2线阵TDI CCD芯片,通过分析其结构及时序要求,提出了一种基于CPLD的IL-E2线阵TDI CCD的驱动电路设计方案。并在QuartusⅡ7.0上利用Verilog HDL硬件描述语言设计了其驱动时序逻辑。最后通过实验验证本驱动时序发生器能够使TDI CCD清晰成像。 相似文献