首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
介绍一种利用微控制器动态配置CPLD器件的方法。将配置文件存放在存储器中,配置文件中的控制代码驱动在微处理器中运行的配置引擎;将配置文件中的配置信息通过JTAG口移入CPLD,实现器件的动态配置;通过更换存储器中配置文件,达到同一器件实现不同功能的目的。这种方法为嵌入式系统升级重构提供了一种新的思路,将来一定会得到广泛应用。  相似文献   

2.
针对系统设计通用化的需求,设计了一种使用FLASH存储器作为数据存储器件,配合微处理器程序,利用复杂可编程逻辑器件(CPLD)更新和配置可编程器件,实现对现场可编程门阵列(FPGA)程序和数字信号处理器(DSP)程序在线更新的方法。本文给出了系统构成和实现途径,并对ALTERA可编程逻辑器件和TMS320C6000系列DSP的加载和系统设计实现进行了较详细的说明。  相似文献   

3.
用CPLD和FLASH存储器配置FPGA   总被引:3,自引:0,他引:3  
随着FPGA生产商推出更高密度FPGA器件,要求更多的配置芯片存储配置数据并配置FPGA.本文介绍了采用计算机并口下载配置数据并用CPLD、FLASH存储器组成的被动串行(PS)配置系统配置高密度FPGA的方法,其方法是用CPLD作为控制器控制FLASH存储器对高密度的FPGA进行配置,通过使用一个FLASH存储器和一个CPLD器件可代替容量有限的专用配置芯片,具有配置速度快、实现容易的特点.  相似文献   

4.
基于LPC总线的FPGA高速初始化配置系统设计   总被引:1,自引:0,他引:1  
介绍了一种FPGA初始化配置的方法。根据FPGA配置的基本原理,基于LPC总线协议,采用CPLD Super-Flash模式。以高速Flash芯片49LF008A作为配置数据的存储器件,对CPLD器件XC95144编程产生实现初始化配置的时序逻辑,并实现LPC总线接口控制功能。设计出的基于LPC总线的配置电路,由于采用从并模式和存储芯片的高速读取,使得FPGA初始化配置速度得到极大提高,配置电路得到简化,同时实现配置系统成本降低的外在需求。  相似文献   

5.
提出一种由主控器CPU、CPLD和闪存Flash组成的FPGA在线配置方法。闪存Flash用于存储FPGA的配置数据,CPLD读取闪存Flash中的配置数据,采用快速被动并行方式(FPP,Fast Passive Parallel)配置FPGA,主控器通过主控接口与CPLD通信,实现对闪存Flash中配置数据的更新和维护。  相似文献   

6.
本文探讨了一种基于EDA(电子设计自动化)技术的周期可变、脉宽可变的脉冲发生器,具体采用的EDA技术是针对Altera公司生产的复杂可编程逻辑器件(CPLD),通过软件编程,对硬件结构和工作方式进行重构,使硬件设计如同软件设计那样。为解决CPLD器件工作控制的限制,提出了采用单片机控制CPLD器件的动态配置技术,文章分析了以INTEL公司的MCS-51单片机器件和Altera公司MAX7000系列器件为例的组合模式CPLD动态配置的原理和实现。  相似文献   

7.
本文探讨了一种基于EDA(电子设计自动化)技术的周期可变、脉宽可变的脉冲发生器,具体采用的EDA技术是针对Altera公司生产的复杂可编程逻辑器件(CPLD),通过软件编程,对硬件结构和工作方式进行重构,使硬件设计如同软件设计那样.为解决CPLD器件工作控制的限制,提出了采用单片机控制CPLD器件的动态配置技术,文章分析了以INTEL公司的MCS-51单片机器件和Altera公司MAX 7000系列器件为例的组合模式CPLD动态配置的原理和实现.  相似文献   

8.
结合继电保护测试装置的研制体会,介绍基于DSP的CPLD多方案现场可编程配置方法,给出硬件的配置连接、CPLD配置数据的获取与存储方法和CPLD在DSP控制下的被动串行配置过程。设计中,不用专用配置PROM,配置方案由DSP提供给CPLD,实现同一硬件对不同类型信号的检测与控制。  相似文献   

9.
提出了一种基于GoAhead嵌入式web服务器和JTAG总线的FPGA/CPLD/PROM器件远程配置方法.设计使用GoAhead嵌入式服务器接收来自以太网的XSVF文件,再由CPU解析并通过JTAG协议对FPGA/CPLD/PROM进行配置文件更新,技术人员可以通过局域网中的任意PC机对目标设备进行远程操作,避免了繁琐而不安全的设备开箱.本方法占用系统硬件资源极少,效果稳定可靠,可作为各类通信设备中FPGA/CPLD/PROM器件的ISP方案,也可方便的用在旧设备的升级改造中.  相似文献   

10.
基于CPLD的FPGA快速配置电路的设计   总被引:5,自引:0,他引:5  
介绍了采用CPLD和Flash器件对FPGA实现快速并行配置,并给出了具体的硬件电路设计和关键模块的内部编程思路。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号