共查询到18条相似文献,搜索用时 125 毫秒
1.
介绍了CPLD实现的大规模计数器与单片机构成的脉冲计数式数据采集器,用于加速度计测试系统的数据采集.采用CPLD实现脉冲计数式数据采集器,增强了系统的集成度和可靠性;用Verilog HDL语言完成CPLD的编程,使系统实现更加方便、灵活.主要介绍了测试系统的数据采集方案及单片机与CPLD的接口实现. 相似文献
2.
3.
4.
提出了一种基于DSP及CPLD的掘进机控制系统设计方案,介绍了系统总体设计、CPLD数据采集模块及CPLD逻辑控制模块的设计。该系统采用CPLD实现数据采集,在AD采样环节节省DSP等待时间12μs,25路模拟信号每个采样周期节省300μs;采用CPLD代替标准逻辑器件实现各种逻辑功能,简化了硬件电路的设计,提高了控制系统集成度。实际应用表明,该系统能够满足掘进机正常生产的要求,具有较强的实时性和较高的可靠性。 相似文献
5.
从自主研发的角度,介绍了一种以PCI总线为接口,以CPLD为数据采集逻辑控制单元的视频图像采集系统。在介绍系统组成结构的基础上,详细讨论了采集部分的功能实现和CPLD的控制逻辑。采用CPLD实现视频信号的数据采集,可提高系统性能,同时具有适应性和灵活性强,设计、调试方便等优点。目前,系统已达到预期设计目标,成功地实现了视频信号的采集。 相似文献
6.
7.
8.
田开坤 《电子制作.电脑维护与应用》2011,(2):26-30
上期<51单片机加CPLD让系统更高效>中,笔者详细介绍了一种MCU+CPLD系统设计方案,通过对MCU和CPLD的二次编程设计,实现不同的功能.本篇将结合Mini51板,详细介绍MCU与CPLD以总线接口方式实现地址锁存、地址译码、数码管驱动电路的设计,并给出数码管显示实例"9999计数器"流程图和源程序. 相似文献
9.
在单片机系统中使用CPLD,可使系统构成灵活,提高可靠性,缩短开发周期。介绍在MCS-51应用系统中的CPLD应用设计实例,详细分析CPLD的应用和实现方法,提出设计中选用和使用CPLD的经验。内容适用于嵌入式系统设计和智能化仪表设计。 相似文献
10.
介绍一种基于CPLD的多普勒声纳回波信号仿真卡的设计实现,该板卡作为PXI测试系统的一个组成模块,数据交换基于PXI总线,使用S5920实现总线控制,利用CPLD实现板卡的时序逻辑控制,外围电路包括信号调理与匹配电路、DDS电路、A/D采集电路、高速FIFO存储电路、D/A转换电路等。重点介绍了CPLD内部功能模块的实现。该设计已成功应用于多普勒声纳的PXI测试系统中。 相似文献
11.
分析了织机控制技术现状,提出了CPLD扩展的嵌入式织机监控系统设计方案.硬件部分完成CPLD+ARM9硬件平台设计,给出了CPLD开发板电路及CPLD功能电路的详细设计;阐述了系统软件设计,包括织机控制终端主程序流程、织机管理终端程序设计.系统硬件调试正常,并给出软件运行效果图,系统完成了高速织机实时控制及远程监控,实... 相似文献
12.
13.
本文介绍了一种利用CPLD器件作控制核心,基于SCSI硬盘的雷达高度表高速大容量数据采集存储系统,分析了系统组成和设计思想,着重对CPLD实现的功能做了介绍并给出了代表信号的仿真结果,最后介绍了系统的性能测试和应用情况,体现了系统的独立性和灵活性。 相似文献
14.
本文介绍了一种CPLD芯片在基于单片机控制的多入多出系统中的应用,详细说明了根据实际新型按摩浴缸需求进行CPLD芯片设计的方法,主要突出了CPLD在特定应用下的灵活性、易用性,最后给出了所设计CPLD芯片的实际应用效果。 相似文献
15.
论述了通过微控制器实现CPLD在系统升级的方法。以AT91SAM9260CPU为硬件平台,以Linux2.6.30内核为系统软件平台,基于Xilinx官方JTAG状态机实现源码,编写了CPLD在系统升级的Linux驱动程序。并将驱动以模块加载的方式成功加载进了Linux内核。编写驱动测试程序并调试,结果表明,系统能正常执行xsvf文件,实现在系统升级CPLD。 相似文献
16.
文章研究了直接数字合成DDS(Direct Digital Synthesis)技术.DDS技术是一种创新的电路体系结构,它是将先进的数字处理理论与方法引入信号合成领域的一项新技术.在对DDS技术进行了详细分析研究后,最后在CPLD上进行了布局布线和后仿真,并通过了CPLD的原理样机的测试. 相似文献
17.
介绍了一种基于单片机和CPLD联合控制的步进电机控制系统.系统通过单片机发出控制信号来设定电机的转速和方向.CPLD将单片机发出的控制信号转换成电机的实际控制信号,并通过驱动放大电路来实现对步进电机速度和方向的精确控制.系统采用CPLD大大简化了系统的外围硬件电路结构,提高了系统抗干扰性能,缩短了设计周期. 相似文献
18.
基于嵌入式系统中对图像实时采集的需要,提出了一种利用复杂可编程逻辑器件CPLD来设计DSP图像压缩系统中数据采集存储模块的方案,重点讨论了CPLD在数据采集过程中的工作流程和控制方法。全文详细分析了CPLD输入输出信号的逻辑控制时序关系,分别就模拟I2C总线、数据采集的逻辑功能设计、CPLD逻辑功能仿真验证等进行了详细介绍。 相似文献