共查询到19条相似文献,搜索用时 93 毫秒
1.
本文从时分复接系统对帧同步系统的性能要求出发,根据AOS系统的要求和特点,提出了一种采用FPGA实现帧同步系统的设计方案,重点介绍了同步保护电路的设计,并给出了FPGA设计的实验仿真,实验结果表明该电路系统工作正确可靠,满足设计要求. 相似文献
2.
3.
码同步和帧同步在遥测数据处理系统中占有非常重要的地位.设计中数据处理功能由FPGA(Field programmable gate array)来实现.其中,码同步采用数字锁相环实现;特别是帧同步采用了一种容错技术与非容错技术相结合的方法,提高了帧同步码的检测速度系统的抗干扰能力.最后,计算机通过PCI(Peripheral component interconnect)总线对恢复后的信息数据进行后续处理. 相似文献
4.
基于System Generator的帧同步设计与实现 总被引:1,自引:0,他引:1
通过对帧同步系统的设计,主要包括巴克码识别器和帧同步保护的设计,大大减小了假同步和漏同步概率,从而提高了帧同步系统的性能;重点阐述采用Xilinx公司推出的快速可编程门阵列(FPGA)开发环境System Generator系统设计工具进行帧同步设计与实现的方法,并在Lyrtech SFF SDR DP(Lyrtech小型软件无线电开发平台)上进行硬件协同仿真与验证,同时给出了相应的仿真波形;仿真结果在软件无线电技术及应用方面有着重要的理论研究价值.在开发设计上可大幅度地缩短开发周期,节约成本,有着巨大的社会效益和经济效益. 相似文献
5.
设计了基于FPGA的简易误码测试系统,在充分利用伪随机测试码m序列的规律和FPGA设计的灵活性的基础上,自行设计了发送模块和接收模块,其中重点设计了接收模块中的时钟同步子模块、帧同步和误码检测子模块;先介绍了误码测试系统的基本工作原理、基本架构,再分析主要功能模块的的结构和实现方法,最后在Quartus Ⅱ 6.0上进行时序仿真,并在Altera公司的EPF10K20TC144-4进行实验,能正确累计误码个数;实验结果验证了设计的有效性. 相似文献
6.
7.
OFDM基带系统的FPGA设计及其同步技术研究 总被引:1,自引:1,他引:0
载波和符号定时同步是影响OFDM系统性能好坏的关键因素。针对IEEE802.11a协议,提出了Schmidl&Cox同步算法的改进方案,该方案通过改进协议帧中长训练序列的结构,用延时自相关方法消除Schmidl&Cox算法产生的峰值平台,大大提高了符号定时同步的准确性。在Simulink环境下,用system generator实现了IEEE802.11a基带系统的FPGA设计,整个设计能很好地满足系统功能要求。 相似文献
8.
通过对同步系统中汉明距发生器的关键部分———累加器实现方法的对比论证,给出了一种节省资源、鲁棒性强的高速汉明距发生器的设计方案;通过FPGA进行了设计仿真;给出了该汉明距发生器在同步系统中的应用方法;最终将该设计应用于一种高速卫星帧同步系统中。 相似文献
9.
基于FPGA的快速位同步系统设计 总被引:1,自引:0,他引:1
从时分复接系统对位同步系统的性能要求出发,提出了一种基于FPGA的快速位同步系统的设计方案,给出了位同步系统的实验仿真,结果表明该系统有较快的位同步建立时间,节省了FPGA的耗用资源,系统工作稳定、可靠. 相似文献
10.
11.
以实现小型足球机器人无线通信系统单进多出的网络拓扑结构为目的,提出了一种应用于该无线通信系统的专用型无线HUB的FPGA设计与实现.针对该无线HUB的功能需求分析,介绍和讨论了系统的总体架构设计.详述了串口和无线SPI、帧同步、寻址模块、流控和帧处理模块的FPGA设计方法.仿真调试和仔细分析了流控管理单元和帧处理单元的设计.仿真调试的结果和分析说明:该设计逻辑清晰、时序正确,给予通信以充分的保障. 相似文献
12.
基于FPGA的视频采集及转换系统设计 总被引:1,自引:1,他引:0
基于数字图像处理技术和FPGA(现场可编程门阵列)技术,针对高精度单色CCD视频传感器1010_M的输出规范,结合高速视频接口标准的需求,设计并实现了一种视频采集及转换系统。系统重点介绍了视频采集及转换系统硬件电路结构,软件设计流程,主要相关电路设计和FPGA逻辑设计,并给出测试结果。 相似文献
13.
14.
该设计方案分析信号在模拟信道传输的情况下,实现了基于FPGA的位同步时钟的提取。其中,整形电路利用滞回比较器,提高系统的抗干扰能力;高低电平计数取平均设计解决了前级电路导致的高低电平宽度不同的问题,提高了提取时钟的准确性和稳定度。通过测量,提取的位同步时钟误差小于1%,且其抖动小于一个位同步周期的10%。 相似文献
15.
16.
针对目前机电一体化系统中PWM信号通道多和难同步的问题,提出一种基于ROM的FPGA多通道PWM发生器的设计方法。利用FPGA内部ROM资源,通过软件的方法根据需要产生多路PWM信号。多路PWM发生器通过采用同一时基,可实现PWM信号的严格同步和不同调制策略。采用的FPGA数据采集速度达到1 MB/s,独有的NiosII核软处理器可以实现DSP的功能,可以完成复杂的数据处理。设计方法在机械臂控制系统中进行了实际的应用,初步设计了硬件电路并利用quartus II和modelsim给出了仿真结果。实验结果表明设计方案能很好满足系统功能和性能要求,同时设计又具有开放性,可以在此基础上进行扩展。 相似文献
17.
18.
19.
卫星导航系统能够为广大用户提供全天时、全天候、高精度的导航、定位和授时服务.本文介绍一种基于ARM+FPGA架构的GPS/BDS双模导航接收机的设计方法.该设计分为3部分:射频部分电路设计、FPGA部分电路设计和ARM电路设计.其中,射频部分主要完成GPS/L1频点、BD2/B1以及B3频点卫星信号的下变频及采样.FPGA部分做信号处理,ARM负责信息处理.经过测试,此设计是可行的,能够达到导航接收机对于定位和授时精度的要求. 相似文献