首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
长期以来,FIR数字滤波器大多是在频域上实现。因为,在时域上实现FIR数字滤波所遇到的首要问题,是输入信号序列与冲激响应序列的卷积运算速度难以提高。然而,随着超大规模集成电路的飞速发展,硬件集成度与运算速度获得极大的改观,在时域上实现FIR数字滤波已成为可能。IMSA100是高速、高精度32级数字信号处理器,是完成卷积运算的理想器件。本文论证了用IMSA100实现时域FIR数字滤波器的可行性和硬件设计中的一些问题,并给出了应用举例。在设计中选用8031单片机做主控器,大大提高了性能价格比,使这一设计具有很高的实用价值。  相似文献   

2.
基于FPGA流水线分布式算法的FIR滤波器的实现   总被引:9,自引:0,他引:9  
提出了一种采用现场可编程门阵列器件(FPGA)并利用窗函数法实现线性FIR数字滤波器的设计方案,并以一个十六阶低通FIR数字滤波器电路的实现为例说明了利用Xilinx公司的Virtex-E系列芯片的设计过程。对于在FPGA中实现FIR滤波器的关键———乘加运算,给出了将乘加运算转化为查找表的分布式算法。设计的电路通过软件进行了验证并进行了硬件仿真,结果表明:电路工作正确可靠,能满足设计要求。  相似文献   

3.
针对合成孔径雷达(SAR)预处理器的技术要求,提出了一种采用现场可编程门阵列器件FPGA并利用窗函数法实现线性FIR数字滤波器硬件电路的设计方案,并以一个16阶低通FIR数字滤波器电路的实现为例说明了利用Xilinx公司的Virtex-E系列芯片的设计过程。对于耗时且占资源的乘累加运算,我们给出了将乘累加运算转化为查表的分布式算法(DA算法)。设计的电路通过软件程序进行了验证和硬件仿真,结果表明电路工作正确可靠,能满足设计要求。  相似文献   

4.
基于FPGA的SAR预处理器中FIR滤波器的实现   总被引:2,自引:1,他引:2       下载免费PDF全文
针对合成孔径雷达(SAR)预处理器的技术要求,提出了一种采用现场可编程门阵列器件FPGA并利用窗函数法实现线性FIR数字滤波器硬件电路的设计方案,并以一个16阶低通FIR数字滤波器电路的实现为例说明了利用Xilinx公司的Virtex-E系列芯片的设计过程。对于耗时且占资源的乘累加运算,我们给出了将乘累加运算转化为查表的分布式算法(DA算法)。设计的电路通过软件程序进行了验证和硬件仿真,结果表明电路工作正确可靠,能满足设计要求。  相似文献   

5.
介绍了用模型法设计全极点IR滤波器的方法,并给出了用高速器件IMSA100实现的例子。由于全极点IR滤波器只有极点,没有零点,因而用硬件实现时可以节省器件。  相似文献   

6.
以IIR数字滤波器的基本理论为依据,利用查找表结构确定了IIR高速数字滤波器的硬件实现方案,按照层次化、模块化的设计思路,使用VHDL硬件描述语言,采用高密度可编程逻辑器件进行了高速IIR滤波器的这一应用技术问题的硬件设计并进行了仿真。  相似文献   

7.
针对传统的全数字锁相环电路参数不可调、锁相速度慢及锁相范围窄的缺点,提出了一种可编程全数字锁相环。采用电子设计自动化技术完成了该系统设计,并对所设计的电路进行了计算机仿真与分析,最后,采用FPGA予以硬件电路的实现;系统仿真与硬件实验证明,该锁相环中数字滤波器和数控振荡器的参数可以自主设定,改变数字滤波器的参数可加快锁相速度,改变数控振荡器的参数可扩大锁相范围;该锁相环具有锁相速度快、锁相范围宽、电路结构简单、参数设计灵活和易于集成等优点,可适用于许多不同用途的领域。  相似文献   

8.
以ⅡR数字滤波器的基本理论为依据,利用查找表结构确定了ⅡR高速数字滤波器的硬件实现方案,按照层次化、模块化的设计思路,使用VHDL硬件描述语言,采用高密度可编程逻辑器件进行了高速ⅡR滤波器的这一应用技术问题的硬件设计并进行了仿真.  相似文献   

9.
电能计量中IIR数字滤波器的FPGA设计   总被引:1,自引:0,他引:1  
结合一个在电网中的实际应用--电能计量,实现了基于FPGA的IIR高通数字滤波器.利用Matlab工具软件(FDA-Tool\sptool)设计出符合应用要求的IIR滤波器,进行系数量化后给出硬件电路实现方案,用VHDL语言加以描述,编译仿真之后在Ahera公司的Cyclone系列FPGA芯片EP1C6Q240C8上完成了硬件实现.此设计扩展性好,响应速度快,精度高,完全满足电能计量应用的要求.  相似文献   

10.
基于可重复配置硬件的现代设计技术,对Kalman滤波器的硬件实现进行了研究。应用FPGA硬件丰富、灵活以及并行运算的特点,根据"先时序后电路"的设计思想,采用自顶向下的同步设计方法进行了浮点Kalman滤波器的硬件设计。分析了Kalman滤波器的工作原理,并利用Intellectual Property(IP)核和分时复用技术对硬件结构进行了优化。最后以提高全球定位系统(GPS)精度为应用背景对所设计的滤波器进行仿真验证,Modelsim仿真实验结果表明,该浮点Kalman滤波器的硬件设计不但实时性高,而且节省资源,利于硬件实现,具有实际应用价值。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号