共查询到19条相似文献,搜索用时 62 毫秒
1.
3.
已经在芯片行业呼风唤雨了十多年的英特尔公司正在面临一场挑战,一场可能决定未来全球芯片行业王者谁属的决定性挑战。事情的缘起正是已经困扰了英特尔15年的64位Itanium安腾处理器。由于多年来的巨额投入始终收不到满意的结果,尾大不掉的Itanium似乎已经成了英特尔食之无味,却又弃之可惜的鸡肋。食之无味的Itanium与英特尔在32位CPU市场的无往不利形成鲜明对比,尽管多年来英特尔为宣传Itanium不遗余力,在高端服务器市场,Itanium的表现仍然是疲软得让人失望。与此同时,AMD的Opteron正在紧紧追赶。根据市场研究公司IDC的数据显示,第三… 相似文献
4.
微软宣布Exchange Seryer 2007将会是一个64位应用程序,它要求使用64位的操作系统,它的硬件平台是正在发展的64位的部分迁移。对于SQL Seryer的客户来说这种迁移看起来是个非常巨大的改变。在SQL Server 2005以前,只有较为昂贵的Itanium(安腾)平台系统来支持64位。然而,新的64位X64架构和微软Windows Server 2003 以及SQL Server 2005企业版、标准版的本机X64版本的广泛采用,给推行64位SQL Server扫清了道路。在64位X64平台运行SQL Server 2005你将会受益良多。 相似文献
5.
6.
7.
8.
9.
随着AMD和Intel相继推出了64位的处理器,微软等软件巨头随之推出了64位版本的操作系统予以配合,比如为AMD的64位处理器量身定做的Windows XP64-Bit Edition、SuSE、Mandrake Soft等Linux操作系统。一时间,64位的字眼映入广大电脑用户的眼帘,国外和国内部分PC厂商甚至借机推出了64位的AMD整机,为64位软件的发展铺平了道路。那么,从目前的阶段来看,64位软件的发展到底如何,能不能被电脑用户所接受,在未来的什么时候能否取代32位软件,这是我们今天将要讨论的内容。 相似文献
10.
今年1月9日英特尔Core Duo系列处理器的面世、正式宣告移动处理器也进入了双核时代。而得益于Core Duo双核处理器的出色表现,英特尔也进一步巩固了自己在移动处理器市场的统治地位。不过,期望在移动处理器市场也获得突破的AMD当然不愿英特尔一家独美,在经过大概5个月的等待之后,AMD也推出了自己的双核移动处理器Turion 64 X2,它肩负着与英特尔Core Duo处理器正面交锋的艰巨使命。那么,Turion 64 X2处理器的表现到底如何?能否对如日中天的迅驰平台产生巨大冲击呢?我们第一时间拿到了采用Turion 64 X2 TL-56处理器的华硕A7T,并进行了相关测试,借此一探Turion 64 X2处理器的表现。下面,就让我们就一起来看看吧。[编者按] 相似文献
11.
IA-64中软件流水的寄存器需求研究 总被引:1,自引:0,他引:1
软件流水是开发循环程序指令级并行性的重要方法之一,IA-64是支持软件流水的EPIC体系结构,通过对NAS Benchmarks中可软件流水循环所需的寄存器进行量化分析,提出了一种限制循环展开因子的启发式算法,有效地解决了因可用寄存器不足而导致软件流水失败的问题,并提高了应用程序的执行速度。 相似文献
12.
投机机制通过改善内存操作的效能而提高程序执行性能,但是它需要大量复杂的代码处理投机失败及恢复,增加了程序的理解和代码重建工作的复杂性。文章提出了投机代码消除技术,描述了如何应用该技术消除优化后的IA-64二进制代码中的投机指令,并证明了程序的语义不变,最终使得投机消除后的代码更容易理解,提高了对IA-64代码进行再工程的效率和代码质量。 相似文献
13.
本文介绍了目前世界上主要的64位微处理器的历史、现状及未来的发展方向,并介绍了各制造商的技术水平和产品的主要性能. 相似文献
14.
IA-64体系结构使用64位指令集,该指令集应用显式并行指令计算(EPIC)技术,可提供更高的指令级并行性(ILP),但同时也给IA-64二进制代码流的分析和变换带来了困难.介绍了一个IA-64解码器自动生成器的结构与实现,该生成器的输入为IA-64指令集的SLED描述,自动生成用于IA-64指令解码器的C代码.通过该生成器可有效减少解码器的开发时间,确保解码器的正确性,提高解码器的执行效率.实现的自动生成器可应用于IA-64二进制翻译及逆向工程中. 相似文献
15.
Intel IA-64体系结构采用了全新的固件模型,它分为三个不同的层次:处理器抽象层(PAL)、系统抽象层(SAL)、可扩展固件接口(EFI)。介绍IA-64平台可扩展固件接口的基本结构和在目标平台上的实现方法。详细描述Intel的可扩展固件接口实现EFI1_10_14_62,以及把它移植到目标平台时要进行的主要工作和通常所采用的调试手段。 相似文献
16.
17.
文章[1]中提出了数组之间的数据融合优化方法,并以IA-32服务器为平台测试了数据融合优化的效果。测试结果表明,在IA-32机器上,数据融合优化在性能代价模型的控制下,能较好地改善具有非连续数据访问特征的应用程序的CACHE利用率。那么,在新一代体系结构IA-64平台上,数据融合优化的效果如何呢?该文分别以IntelIA-32服务器和HPITANIUM服务器为平台,用IntelFORTRAN编译器ifc和efc及自由软件编译器g95分别编译并运行数据融合优化变换前后的程序,获得两种平台上的执行时间及相关的性能数据。测试结果表明,源程序级的数据融合优化不能很好地与IA-64平台上的EFC编译器高级优化配合工作,在O3级优化开关控制下,优化效果是负值。此测试结果进一步表明,编译高级优化如数据预取、循环变换和数据变换等各种优化必须结合体系结构的特点统筹考虑,才能取得好的全局优化效果。该文为研究各种面向IA-32体系结构的编译优化算法在IA-64体系结构上的性能可移植性优化起到抛砖引玉的作用。 相似文献
18.
以Tilepro64多核处理器为核心,设计了面向无线信号数据采集处理的软件无线电系统平台。无线中频信号通过以FPGA为核心的模拟前端的放大、滤波和下变频等处理,进入基于Tilepro64处理器的数字处理模块,经过解调和解码等步骤,将信息由XAUI接口传往上位机。 相似文献
19.
IA-64架构为获得高性能支持许多先进体系结构的特性,例如显式指令级并行,指令判定执行,以及投机装入等,这些特性对编译器是可见的,但是为了充分利用这些体系结构的特性,编译器优化往往将程序的代码进行深度重构,使得从优化后的可执行代码中很难恢复源程序逻辑。本文提出了在IA-64二进制翻译中应用优化代码消除技术,提高翻译效率和生成目标机代码的质量。 相似文献