首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到16条相似文献,搜索用时 140 毫秒
1.
基于S3C2410A和UDA1341TS的嵌入式音频系统设计   总被引:2,自引:1,他引:1  
胡力刚  许伟明  焦阳 《计算机测量与控制》2009,17(12):2510-2512,2515
介绍了基于S3A2410A和UDA1341TS语音编解码芯片的嵌入式音频系统的设计方案;首先介绍了音频编解码的基本理论和IIS总线协议、IIS总线和MSB-justified总线的时序区别;研究了S3C2410A的IIS总线接口,UDA1341TS的内部结构特点和IIS总线、L3总线,分析了UDA1341TS的工作模式,给出了S3C2410A和UDA1341TS的IIS总线接口以及L3总线接口电路设计方案,并分析了录音和播放音频的程序的设计方法;该嵌入式音频系统设计实现了录音、播放,调节音频效果等功能,利用多个小块缓冲区,提高了提高系统整体性能;文中提出的嵌入式音频电路以及音频处理程序已成功应用于E-BOOK等手持终端设备上,具有通用性和参考价值。  相似文献   

2.
目前越来越多的音频播放产品采用了嵌入式技术。本文介绍了一种基于嵌入式芯片的音频系统。S3C44BOX自带的IIS音频总线接口,与飞利浦UDA1341芯片进行连接,构建嵌入式音频系统,实现音频的采集与回放。介绍了IIS总线的原理,给出了音频录放系统的硬件电路及应用程序的实现要点。  相似文献   

3.
一种为嵌入式系统扩展音频功能的方法,采用带ⅡS总线和L3控制接口的专用芯片U-DA1341TS,用FPGA设计实现所需要的接口和时序,在基于S3C4510B的嵌入式系统下通过FPGA操作UDA1341TS,实验结果表明这种方法是正确的。  相似文献   

4.
基于ARM9处理器的嵌入式音频系统设计   总被引:1,自引:0,他引:1  
邹玲  刘进 《微计算机信息》2007,23(14):151-152
在多种嵌人式终端产品中,音频处理功能已成为不可缺少的重要组成部分,高质量的音效是当前发展的重要趋势。本文利用ATMEL公司的AT91RM9200型微处理器和Philips公司的UDA1341TS型立体声音频编解码器设计了一种嵌入式音频系统,实现了音频的采集和播放。  相似文献   

5.
嵌入式Linux2.6内核的CAN驱动设计与实现   总被引:1,自引:0,他引:1  
为实现CAN总线设备在嵌入式Linux2.6.24内核下使用,提出了一种基于嵌入式Linux2.6.24内核的CAN总线驱动设计方案并赋予实现.由于嵌入式处理器S3C2410通过SPI总线完成与CAN控制器的硬件连接,利用嵌入式Linux2.6.24内核自带的SPI总线驱动中的函数完成CAN总线字符驱动设计,详细说明了在嵌入式Linux2.6.24内核下加载和声明SPI总线的具体步骤、CAN总线驱动初始化和中断控制的设计方法以及CAN驱动加载步骤.最后通过实例验证了CAN总线驱动设计的正确性.  相似文献   

6.
设计了一种基于Linux的嵌入式语音数据采集与海量存储系统。数字音频硬件系统以Samsung公司的S3C2410微处理器为核心,通过ⅡS总线与菲利普公司的多媒体数字信号编解码芯片UDA1341构成嵌入式音频系统,实现语音数据的采集。给出了系统的硬件结构图,同时介绍了Linux下的系统软件设计方法,在语音数据的采集、压缩、存储等处理过程中利用Linux下的多线程技术,实现了音频数据的实时处理。它可以广泛的应用到基于ARM内核的嵌入式系统中,具有非常大的应用价值.  相似文献   

7.
李文正 《软件》2010,31(12):55-60
本文介绍了基于IIS总线的嵌入式数字音频系统,实现了以Samsung S3C44B0 ARM7处理器为主控核心、以Philips UDA1341TS为编解码芯片的软硬件设计方案。硬件方面,实现了NOR Flash,晶振电路,复位电路,串口电路,JTAG接口电路的设计,并建立了与UDA1341TS的连接;软件方面,UDA1341芯片提供放音和录音接口,可直接驱动耳机或其他音频设备,实现了音频信号的A/D、D/A转换、存储、回放等功能。该系统具有设计灵活、扩展性好和数据处理速度快等优点。  相似文献   

8.
介绍了由处理器S3C2410和语音处理芯片UDA1380组成的基于ARMlinux的音频系统的构建.提出了软硬件设计方案,并就音频文件的录制、传输、播放进行了探讨.利用IIs总线,IIC总线实现了音频数据及控制信号的传输,在驱动程序设计中通过使用DMA传输及缓存分段技术提高了对音频数据的实时处理,达到了较好实时性效果,实现了录放同步的音频系统.  相似文献   

9.
基于LPC总线的FPGA高速初始化配置系统设计   总被引:1,自引:0,他引:1  
介绍了一种FPGA初始化配置的方法。根据FPGA配置的基本原理,基于LPC总线协议,采用CPLD Super-Flash模式。以高速Flash芯片49LF008A作为配置数据的存储器件,对CPLD器件XC95144编程产生实现初始化配置的时序逻辑,并实现LPC总线接口控制功能。设计出的基于LPC总线的配置电路,由于采用从并模式和存储芯片的高速读取,使得FPGA初始化配置速度得到极大提高,配置电路得到简化,同时实现配置系统成本降低的外在需求。  相似文献   

10.
设计点阵液晶屏显示控制器S680724与嵌入式处理器SEP3203的接口电路,解决3V电压总线与5V电压器件的双向传输问题。介绍使用一个片选信号控制多个显示控制器的设计技巧,同时给出其初始化程序。  相似文献   

11.
介绍了数字对讲机dPMR通信系统音频模块的一种设计方案,给出了硬件结构和驱动软件的设计以及与dPMR协议栈的集成。设计中的主控芯片采用基于ARM Cortex-M4内核的LPC4350;音频编解码芯片采用价格低廉的UDA1380;语音解压缩算法采用MELP算法,采样率选用16ksps。模块具有低功耗、低成本以及高性能的特点。方案具有良好移植性,通过适当调整可集成到其他嵌入式系统中。经过验证,音频模块的性能符合要求,已稳定应用于对讲机系统中。  相似文献   

12.
I2 S总线是重要的一种负责音频处理的总线,通过该总线,嵌入式处理器就可以与外部音频芯片进行数据传输.本文在结合实际项目需求情况下,论述ThreadX系统下I2 S音频总线驱动的设计方案,在介绍ThreadX操作系统及I2 S音频系统之后,主要侧重于分析I2 S接口控制音频数据的录入与播放模式驱动的开发.详细说明I2 S接口驱动程序开发的流程,最后利用ASIC仿真环境进行了数据逻辑测试,验证了I2 S接口驱动程序可移植到ThreadX系统中的可行性.  相似文献   

13.
论述嵌入式Linux系统基于UDA1341芯片的音频驱动程序设计方法.该方法以UDA1341音频芯片及IIS(Inter-IC Sound)总线为硬件架构,以OSS(Open Sound System)模型为软件基础,可以方便地扩充到其他应用平台.以实验证明了该方法的有效性.  相似文献   

14.
SEP4020是东南大学ASIC中心自主开发的一款基于ARM7TDMI核的微处理器,通过IIS音频总线与UDA1341型CODEC构成一种嵌入式音频系统,实现音频的播放和采集。该文介绍了基于SEP4020和IIS总线的嵌入式音频设备的硬件体系结构及其驱动程序的设计。给出相关硬件电路的说明及嵌入式系统下音频驱动程序的设计要点。  相似文献   

15.
SEP4020是东南大学ASIC中心自主开发的一款基于ARM7TDMI核的微处理器,通过IIS音频总线与UDA1341型CODEC构成一种嵌入式音频系统,实现音频的播放和采集。该文介绍了基于SEP4020和IIS总线的嵌入式音频设备的硬件体系结构及其驱动程序的设计。给出相关硬件电路的说明及嵌入式系统下音频驱动程序的设计要点。  相似文献   

16.
本文给出基于Kinetis MK60N512微控制器和16位/24位音频数模转换器MAX5556的立体声音频接口设计。MK60N512由I2S总线向MAX5556传输音频数据,输出音频信号经有源滤波器进行滤波,保证音频质量的同时提高其带负载能力。由MK60N512内部高性能可编程的增强型DMA向I2S模块传送音频数据,减轻微控制器内核的负担。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号