首页 | 本学科首页   官方微博 | 高级检索  
检索     
共有20条相似文献,以下是第1-20项 搜索用时 535 毫秒

1.  VPX 总线技术及其实现  
   包利民  潘奇《电子机械工程》,2012年第28卷第2期
   VPX总线规范将高速串行总线兼容到系统架构中来,在嵌入式领域有着广泛的应用前景。文中对VPX总线3U、6U模块和背板的基本规范进行说明和分析,并在此基础上给出一种基于VPX总线的嵌入式系统的实现方案。模块设计采用PowerPC MPC8641D与RapidIO交换器Tsi577的结合,背板设计采用全网状拓扑结构,支持模块之间高速点对点通讯。强大的数据处理和数据交换能力是新一代雷达军用综合信息处理系统的发展趋势。    

2.  基于DSP和FPGA的串行RapidIO系统性能测试与分析  
   饶坤《信息与电子工程》,2012年第6期
   RapidIO是一种基于包交换的高速总线互连技术,支持芯片到芯片和板到板的通信,具有大带宽、高效率、低时延的特点,能满足嵌入式系统对高速数据交换的需求。介绍RapidIO的相关协议,设计以数字信号处理器(DSP)和现场可编程门阵列(FPGA)为节点的串行RapidIO互连系统,对互连系统的高速数据传输进行性能测试,DSP和FPGA的测试速度可分别达到586.6 MByte/s和888.9 MByte/s,并分析实测值与理论值存在差异的原因,为高速信号处理设备的设计研制提供技术支撑。    

3.  大规模RapidIO协议交换的FPGA实现  
   翟彦彬  蒋志焱  张保宁《现代雷达》,2011年第33卷第12期
   RapidIO交换模块是RapidIO系统的核心模块,决定了整个RapidIO系统的数据带宽.文中介绍了一种大规模RapidIO协议交换的FPGA实现方式,并且在基于VPX总线的RapidIO交换模块中得到实际应用.该交换模块除具有RapidIO协议交换功能,还具有RapidIO系统主控功能以及以太网交换功能.经过使用实际的RapidIO端点模块进行测试,该交换模块实现了RapidIO交换功能以及RapidIO系统主控功能.    

4.  基于RapidIO协议的高速数据互联模块设计  
   上官珠  范国忠  高文昀《现代电子技术》,2014年第15期
   RapidIO技术是目前世界上第一个、也是惟一的嵌入式系统互连国际标准,可以简单、高效、可靠地实现从单板到全系统的互连,在高性能数字信号处理系统中得到广泛的应用。介绍了基于RapidIO协议的高速数据互联模块的设计方案、高速数据传输设计中的难点、以及模块的信号完整性分析。该模块现已在雷达信号处理系统中得到应用验证,各项性能指标均能够满足应用需求,实现了可靠稳定的高速数据传输。    

5.  基于SRIO总线的数字信号处理系统的实现  
   李少龙  高俊  娄景艺  邱昊《通信技术》,2012年第45卷第5期
   高速数字信号处理系统及其内部数据的交换通常需要很高的数据传输速度,传统的PCI并行总线由于传输速度受限难以满足实际需求。RapidIO总线采用点对点包交换技术,具有高宽带,低延迟及高可靠性等特点,为系统内部高速互连提供了很好的解决方案。该文通过对该协议的研究,掌握了实现该协议的关键技术,并采用RapidIO技术,提出了基于串行RapidIO的数字信号处理系统框架,并运用StratixⅡ系列FPGA芯片及Tsi578芯片实现该系统。    

6.  基于ADS8364的数据采集系统设计  被引次数:4
   王霞  李淑民  裴培  李培正《电子技术应用》,2009年第35卷第7期
   开发了基于DSP和ADS8364的数据采集处理系统。该系统主要由信号调理模块、A/D转换模块、DSP处理器模块、CPLD逻辑控制模块、Flash存储器模块和CAN总线通信模块组成。它能够在板卡上实现信号的采集、前端处理和存储,并能通过CAN总线与上位机通信,实现数据的存储、后端处理及在PC104上显示。    

7.  基于RapidIO的多DSP互联仿真实现  
   蔡恒雨  凤维杰  丁上义  卢茂辉  郑启龙《计算机系统应用》,2020年第29卷第7期
   RapidIO协议作为数据通信协议之一在嵌入式系统开发中具有重要作用, 适合短距离, 需要多处理单元合作的应用场景, 例如多DSP构成的板卡系统. BWDSP芯片作为一款高性能数字信号处理器, 其丰富的计算资源在雷达信号处理等领域具有重要潜力. 硬件设计开发中, 直接采用已有数据通信协议很难适配具体硬件资源导致最终产品的数据传输性能较低. 因此需要结合具体硬件模型, 进行数据通信交换模型仿真建模设计, 提高数据传输效率. 本文首先介绍了RapidIO协议和BWDSP体系架构, 然后设计了基于SystemC语言的串行RapidIO交换模型, 最后设计实现了BWDSP虚拟平台. 本文设计的BWDSP虚拟平台功能符合实际RapidIO协议标准, 对硬件产品开发具有一定指导意义.    

8.  基于VPX标准的SAR实时信号处理板设计  
   杨光灿  黄钰林  杨建宇《电讯技术》,2009年第49卷第12期
   给出了一种高性能合成孔径雷达(SAR)实时数据处理系统的方案设计与实现.该系统基于VPX标准,采用MPC8641D处理器进行计算、RapidIO作为总线,具有稳定、带宽大、计算能力强、可灵活配置等优点.详细介绍了信号处理板的硬件设计,采用4片MPC8641D作为处理器.    

9.  合成孔径雷达成像处理器数据传输与互连技术  
   张卫杰  黄寅  汤俊  彭应宁《微计算机信息》,2006年第22卷第17期
   数据传输与互连技术是合成孔径雷达(SynthesisApertureRadar,简写为SAR)实时成像处理系统设计的关键技术之一。本文将当前的数据传输与互连技术分成基于网络、总线、交叉开关和专用技术等4类,分析了性能,并讨论了未来互连技术的发展方向。在此基础上,结合SAR信号处理的需求,提出了基于数据帧结构的通用串行分组交换数据传输技术,设计了物理层和链路层,并采用现场可编程门阵列(FieldProgrammableGateArray,简写为FPGA)完成了该技术的实现和测试。针对不同的SAR系统拓扑结构,分析了数据传输性能指标,结果表明,该技术能够完成SAR系统的高速数据传输和模块之间互连。    

10.  基于RapidIO的TIPC通信软件设计  
   王运盛  王 坚  周 红《电讯技术》,2012年第52卷第12期
   将透明处理器间通信协议(TIPC)与基于高性能包交换的RapidIO总线相结合,并对RapidIO的应用层协议进行扩展和定义,可以实现全新的基于RapidIO网络的TIPC通信软件。该软件采用层次化和可扩展的协议来定义开放处理器间的通信协议,为各种应用提供面向消息的、与位置无关的通信服务和标准的API函数接口,为解决多处理器、多模块和多系统互连问题提供了方案。基于Ra-pidIO网络的TIPC通信软件在测试中取得了良好的测试结果。    

11.  一种基于RapidIO协议的光纤总线硬件架构设计与分析  
   千应庆  王晓锋  劳力  徐润华  蒋良荭《兵工学报》,2012年第33卷第12期
   研究了一种基于RapidIO协议的光纤总线,该总线采用多个节点对一个交换板的星型拓补结构,通过高性能、抗干扰的光纤通道,将节点与交换板的短距离(十几厘米)的电互连拓展成远距离(几十米)的光纤互连,采用交换板背板级联和光纤级联两种方式实现总线节点的扩展。重点设计了节点、交换板、后I/O板的硬件架构,并对照RapidIO协议,分析了传输过程中时延开销对传输性能的影响,提出了采用计算时延保证传输性能的设计方法,从而计算得到光纤的极限长度。在初步工程设计阶段,测试了串行RapidIO数据通过光纤发送和接收电路后的波形参数,对照眼图模板验证其性能良好。    

12.  基于VPX的6U信号处理系统设计  
   苟欢敏  薛培  杨芳《电子与封装》,2014年第11期
   VPX总线标准具有带宽高、实时性强、拓扑结构灵活、通用性强、抗恶劣环境能力强等优点,代表着新一代军用综合信息处理平台系统的发展方向[1]。设计一种基于VPX标准的6U信号处理系统,该系统提供了高带宽,支持串行Rapid IO以及PCIE等高速数据传输,为数据的高速交换提供了可能,满足了现代雷达、图像等信号处理系统对带宽和数据处理能力的要求。    

13.  IDT为无线基站和媒介网关开发高性能交换方案  
   《今日电子》,2005年第5期
   在网络、存储、通信等市场中的交换和互连应用正悄然地发生着变化,基于标准的交换和互连技术迅速代替了私有协议,因此IDT将PCI Express、先进交换互连(ASI)、系统包接口(SPl4.2/SPI-3)和Serial RapidIO做为研究和创新的重点,针对应用和市场需求提供基于标准的产品,融合核心交换、处理和软件竞争能力,并整合外部专门技术。    

14.  基于ADS8365的多路数据采集存储系统设计  
   丁海飞  王红亮  张会新  洪应平  李健楠《化工自动化及仪表》,2012年第39卷第1期
   介绍了基于A/D转换器、FPGA、Flash和USB单片机的多路数据采集存储系统的设计及实现过程。系统以FPGA为控制核心,由FPGA控制实现数据采集并将采集的数据存入Flash。在采集完成后,可以读出Flash中的数据并通过USB单片机传输到计算机进行分析和处理。测试结果表明:该系统简单实用,可以对6路模拟输入信号实时采集和存储。    

15.  一种高性能通用处理模块的设计与实现  
   邓豹  刘冲《电光与控制》,2014年第21卷第10期
   综合化技术的发展对嵌入式通用处理模块的设计提出了更高的要求。提出一种高性能通用处理模块的设计实现方案, 模块采用多片双核处理器阵列同时具备高性能的数据和信号处理能力; 采用高速串行总线来构建满足不同应用的高速数据通信链路; 采用交换开关式互连结构支持可扩展性和多级容错/重构功能;采用符合VITA 46规范的VPX标准设计, 满足综合化嵌入式系统多任务实时处理的应用需求。    

16.  基于RapidIO技术的数据交换系统的设计与实现  
   陈剑波  侯卫民  蒋景宏  苏佳《计算机与网络》,2014年第12期
   RapidIO是一种基于包交换的体系结构,为高性能的嵌入式系统内部互连通信提供了良好的解决方案,其特点在于能提供多处理器系统点对点的对等通信能力,能够满足嵌入式系统对高速、高带宽、低延迟和低功耗的苛刻需求,在网络通信、存储网络、军事技术及工业自动化领域有着广泛的应用。设计了一种基于RapidIO技术的信号处理平台,具有可重构性的优点,算法工程师可以根据算法的具体需要,在不改变硬件平台的条件下,搭建出更加适合算法数据流向的的网络拓扑结构,从而提高平台的可复用性以及数据的传输速率。重新搭建出更加优化的DSP网络拓扑结构,从而提高数据的传输效率。    

17.  基于VME总线的高速信号处理模块测试技术研究及应用  
   王燕  曹子剑  宋小安《计算机测量与控制》,2014年第22卷第11期
   为解决某型号炮位侦察校射雷达中高速信号处理模块的测试,文中设计了基于VME总线的高速数字电路自动测试系统,该系统能模拟雷达工作环境,利用VME测试模块提供测试所需的光口、RapidIO等信号,测试结果通过VME主控器网口上报给系统管理平台;该系统成功应用于某型雷达高速信号处理模块的测试,可完成VME总线接口的测试;3路RapidIO信号的测试,Rapid IO信号传输速率为3.125Gbps;4路光纤通道的测试,光纤通道波特率为2Gbps;研究及实测结果表明该系统可解决基于VME总线的高速信号处理模块的测试。    

18.  基于DSP与PDIUSBD12的USB接口设计  
   肖飞 许飞云 贾民平 张小波《可编程控制器与工厂自动化(PLC FA)》,2004年第12期
   通用串行总线具有传输速度快、可靠性高、使用方便等优点,是标准的串行接口,被广泛地应用在PC外设和便携式系统中,本文主要介绍基于DSP的手持式振动测试系统与PC之间的USB接口设计,该系统充分利用了DSP在数字信号处理方面快速的特点和USB接口在数据传输方面的优势,完成了对大量数字信号的处理和传输。    

19.  基于TSI578的串行RapidIO交换模块设计  
   张静  李汉波《电子元器件应用》,2010年第11期
   RapidIO互连构架是一种基于可靠性的开放式标准,可应用于连接多处理器、存储器和通用计算平台。Tundra公司的TSI578是第三代交换机芯片,可支援串行RapidIO的处理器与周边设备互连。文中简要介绍了基于TSI578芯片的RapidIO交换模块的设计原理和实现方法,并对一些关键技术进行介绍。    

20.  一种新的嵌入式系统通信接口的FPGA实现  被引次数:1
   林粤伟  邓宇  车晓璇《数据采集与处理》,2008年第23卷第5期
   指出当前嵌入式系统内器件间通信存在的问题。介绍一种新颖的嵌入式系统互连通信方式:RapidIO。论述了RapidIO端点器件的FPGA实现,包括RapidIO逻辑层、传输层、物理层的设计方案和功能。本文设计的RapidIO通信接口模块可与用户研发的FPGA应用程序无缝粘合,满足高性能嵌入式系统中芯片间高速交换数据的要求,较传统的共享式总线的接口方式,具有更低的器件间耦合度和更高的数据传输速率;较其他10 Gb/s级互连技术,更适合高性能嵌入式系统应用。    

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号