首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   8篇
  免费   9篇
化学工业   1篇
无线电   3篇
自动化技术   13篇
  2014年   1篇
  2013年   2篇
  2012年   1篇
  2011年   3篇
  2010年   1篇
  2008年   5篇
  2007年   2篇
  2006年   2篇
排序方式: 共有17条查询结果,搜索用时 15 毫秒
1.
流体系结构在新兴的高性能计算机体系结构中备受关注,通过多种技术途径,流处理器能广泛深入地挖掘程序各种并行性。本文首先介绍流处理器访存延迟隐藏的技术,然后引入“链接”思想以进一步优化访存延迟隐藏机制,最后讨论了“链接”机制在流处理器上的实现。  相似文献   
2.
在视频编解码领域,随着视频图像分辨率的提高,对处理平台的计算能力、存储、传输带宽的需求急剧增加.为满足高分辨率视频编解码对处理平台的巨大性能需求,本文结合流处理器在媒体处理上的独特优势以及FPGA灵活的可配置性,构建了一个由流处理器和FPGA组成的可配置异构多处理器平台.为了对平台进行性能测试,将MOTION JPEG...  相似文献   
3.
流体系结构抽象模型研究   总被引:1,自引:0,他引:1       下载免费PDF全文
流体系结构在新兴的体系结构中备受关注.鉴于多种多样的流体系结构的存在,本文提出了一个流体系结构的抽象模型.本项工作对开发应用在多种流体系结构上的可移植性具有重要意义.  相似文献   
4.
鉴于Imagine流处理器在媒体处理领域取得的优越性能,我们将H.264视频编码中耗时较大的运动搜索算法映射到Imagine上,利用流处理的思想充分开发其并行性来提高编码性能,对QCIF图像编码可达372fps,加速效果是非常明显的。由此证明,H.264是适于Imagine实现的。  相似文献   
5.
在流体系结构中,标量核同流处理核是异构核,它们之间的协同是流处理器能够正确、高效运转的基础.文中针对异构核间所采用的软件协同方法性能低的问题,提出了一种软件和硬件相结合的异构核协同方法,并基于MASA-I流处理SOPC系统进行了实现.使用媒体和数字信号处理领域核心算法进行测试的结果表明,与软件协同方法相比,使用文中方法的协同性能有2个量级的提升,程序整体性能提高一倍.  相似文献   
6.
选用等规聚丙烯为实验材料,基于正交实验设计方法进行微注射成型实验,制备了微注塑拉伸试样,并选取拉伸弹性模量和拉伸屈服应力作为力学性能指标。采用直观分析和方差分析法对拉伸实验的结果进行分析,研究工艺参数对厚度为1.0 mm和0.2 mm试样拉伸性能的影响规律及重要性,并分析了尺度效应对试样力学性能的影响。结果表明,微注塑实验的拉伸弹性模量和拉伸屈服应力都随着试样尺寸的减小而增大,且不同试样尺寸下,各工艺参数对拉伸弹性模量和拉伸屈服应力的影响规律和重要性也不同。对于厚度为1.0 mm的试样,其拉伸弹性模量受保压压力的影响最大,随保压压力增加呈现先增后减的趋势;其屈服应力受保压时间的影响最大,随保压时间增加呈现先增后减的趋势。对于厚度为0.2 mm的试样,拉伸弹性模量和拉伸屈服应力受熔体温度的影响最大,且两者均随着熔体温度的升高而减小。  相似文献   
7.
 MASA(Multiple-dimension scalable Stream Architecture)是一种可在多个维度扩展的流体系结构.本文对该体系结构的扩展性进行了深入探讨,分析了簇内、簇间和多核扩展的VLSI资源开销,并通过一组测试程序评测了MASA的性能.结果表明,三个扩展维度形成有利互补,使得MASA流体系结构可支持扩展到单片内集成上千个ALU.  相似文献   
8.
路由生成是构建源路由胖树互连网络的重要步骤之一。针对源路由胖树网络路由生成问题,采用面向对象的方法,首先建立胖树网络的拓扑结构模型并提出分段路由方法,接着研究路由生成、正确性验证、路径查询的相关算法,最后探讨路由生成验证与查询软件的设计与实现。目前,该软件已经成功应用于多个源路由胖树网络的路由生成和故障路径诊断过程中。  相似文献   
9.
缓慢的软件模拟器给体系结构研究带来了极大不便,FPGA硬件仿真的模拟速度很快,但仿真系统的规模严重受限于FPGA的容量.较大规模的体系结构系统仿真采用多片FPGA互连,不仅增加了设计的复杂性,也增加成本.因此提出一种面向对称体系结构的FPGA仿真模型.经仿真系统评估,其仿真系统能够增大FPGA芯片的仿真规模,减少仿真系统对FPGA资源的需求,有效支持在有限的FPGA资源上进行大规模对称体系结构仿真研究.  相似文献   
10.
梅森素数并行求解算法的流式实现   总被引:1,自引:0,他引:1       下载免费PDF全文
本文以数论中的Lucas-Lehmer检验法为基础,提出了梅森素数并行求解算法在FT64流处理器上的流式实现,并通过重设流记录的大小对程序进行了优化。评测数据表明,在FT64上运行该应用的时间平均比1.5GHz Itanium2快2.5倍。本文为梅森素数求解问题寻找了一条可行的加速方法,同时证实了流体系结构在高性能计算领域的极大潜力。本文提出的流式算法以及各种优化手段,对于其他科学计算领域中的计算密集型问题在流体系结构上的映射有极大的借鉴意义。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号