首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   42篇
  免费   0篇
建筑科学   2篇
无线电   26篇
自动化技术   14篇
  2014年   1篇
  2013年   1篇
  2009年   2篇
  2008年   2篇
  2007年   1篇
  2006年   1篇
  2005年   1篇
  2004年   3篇
  2003年   3篇
  2002年   6篇
  2001年   7篇
  2000年   4篇
  1999年   3篇
  1998年   2篇
  1996年   1篇
  1994年   3篇
  1988年   1篇
排序方式: 共有42条查询结果,搜索用时 22 毫秒
1.
大管径气体流量计量系统石家庄市热力煤气公司针对国内现有煤气工艺和孔板流量计的技术缺陷、开发了大管径气体流量计量系统。该技术采用结构新颖的可摇孔板节流装置、多管并联、高架安装、温压补偿组合计量系统,具有量程可变。系统各部件可清洗_在线标定、在线温度压力...  相似文献   
2.
校验历来都是FPGA设计流程的一个组成部分。在门级原理医输入设计流程中,设计输入后通常对设计进行功能仿真,布局和布线后对设计进行时序仿真。几年前,FPGA的平均密度接近1.5万系统门,设计者采用这些门级的设计方法可以满足上市时间的要求。但是平均门数以每年按指数级跳跃的方式增长。例如,Xilinx98年底推出0.22μ100万门、200MHz的Virtex器件,1999年9月又发布了采用0.18μm、200万门的Virtex-E器件供设计者使用。为减少设计成本和缩短设计周期,硬件描述语言(HDL)成为设计和校验的基本方法,且能获得ASIC设计的许多好…  相似文献   
3.
利用FPGA及其片上32位微处理器内核MicroBlaze,构建雷达目标跟踪系统,硬件实现的高速并行性保证了多目标跟踪的实时性,微处理器CPU强大的控制协调功能保证系统的正常运行.针对多目标波门排序这一难点.本文提出了利用顶层软件排序的方法,降低了难度和运算量,提高了灵活性,很好的解决了问题.  相似文献   
4.
片上系统是集成电路的发展趋势,FPGA则以其灵活的可编程特性可以实现可配置的片上系统(CSOC)。本文介绍了如何利用基于核的设计思想在一块FPGA芯片上集成多路多协议串行控制器。  相似文献   
5.
FPGA从结构上看,下几代FPGA在芯片内将包含内置的逻辑分析仪,支持D/A和A/D,并包含达到500MHz的差分接口。新一代器件将采用片内锁相环,在支持高速时钟的同时减少信号的畸变和实现时钟的复用;它们在提供更丰富的布线资源的同时,对逻辑和I/O功...  相似文献   
6.
新一代FPGA:Virtex Ⅱ-PRO   总被引:1,自引:0,他引:1  
PSOC的设计平台 Virtex Ⅱ-PRO系列在Virtex Ⅱ系列FPGA的基础上嵌入了高速串行I/O接口和IBM PowerPC处理器,该系列的XC2VP125嵌入4个IBM PowerPC405处理器和可选择24个3.125Gbps的RocketI/O串行收发器.  相似文献   
7.
基于Xilinx首款融合ARM Cortex A9双核与FPGA的全面可编程片上系统完成广播自动调谐控制系统的设计。介绍了Zedboard片上系统的硬件结构,利用芯片的ARM硬核完成了嵌入式Linux操作系统的移植,设计完成了广播自动调谐系统的Qt GUI并在操作系统上移植,逻辑设计与应用程序集成在芯片上实现整个系统的设计。  相似文献   
8.
概述 在许多领域中广泛应用的嵌入式计算系统(简称为嵌入式系统),是在更大的电子器件中嵌入的重复完成特定功能的计算系统,它经常不被器件的使用者所识别,但在各种常用的电子器件中能够找到这些嵌入式系统。例如,消费类电子产品中的手机、寻呼机、数字相机、摄像机、录像机、个人数字助理等,家用电器中的微波炉、洗衣机、烤箱、门禁系统、照  相似文献   
9.
引言在边扫描边跟踪(TWS)雷达系统中,一个连续扫描雷达探测设备按一定的时间间隔报告目标位置点迹的测量值至雷达数据处理器,由它再把相继扫描来的点迹连结成航迹。雷达数据处理器必须正确地把新的点迹与现有的航迹配对,并为雷达作用距离之内发现的新目标而接收到的点迹启用新的航迹。配对任务由α-β跟踪滤波器完成,它把有噪测量值与航迹预测值组合产生平滑的更新的航迹估值。这个目标的预测位置和标准估计偏差一起被用来确定目标的位置和可允许的新的观察范围的大小。因此跟踪滤波器在点迹-航迹配对的过程中起了重要的作用,并且提供了对月标位置的准确估计和目标的运动。  相似文献   
10.
基于FPGA的线性可变码位控制全数字锁相环的设计与仿真   总被引:3,自引:0,他引:3  
单长虹  邓国扬  孟宪元 《计算机仿真》2003,20(2):111-113,74
线性可变码位控制全数字锁相环(LVBC-DPLL)具有环路捕捉时间快的特点,该文介绍了以EDA技术作为开发手段的LVBC-DPLL的设计与实现,并分析了系统的稳态性能及仿真结果。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号