首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   19篇
  免费   1篇
  国内免费   2篇
电工技术   1篇
金属工艺   1篇
无线电   19篇
一般工业技术   1篇
  2024年   1篇
  2023年   2篇
  2022年   1篇
  2021年   1篇
  2020年   1篇
  2018年   4篇
  2017年   1篇
  2015年   3篇
  2014年   2篇
  2010年   2篇
  2008年   2篇
  2004年   1篇
  2003年   1篇
排序方式: 共有22条查询结果,搜索用时 15 毫秒
1.
设计了Ka波段GaN功率高电子迁移率晶体管(HEMT)外延材料及器件结构,采用AlN插入层提高了二维电子气(2DEG)浓度.采用场板结构提高了器件击穿电压.采用T型栅工艺实现了细栅制作,提高了器件高频输出功率增益.采用钝化工艺抑制了电流崩塌,提高了输出功率.采用通孔工艺减小源极寄生电阻,通过优化钝化层厚度减小了寄生电容,提高了器件增益.基于国产SiC外延材料及0.15 μm GaN HEMT工艺进行了器件流片,最终研制成功Ka波段GaN HEMT功率器件.对栅宽300 μm器件在29 GHz下进行了微波测试,工作栅源电压为-2.2V,源漏电压为20 V,输入功率为21 dBm时,器件输出功率为30 dBm,功率增益为9 dB,功率附加效率约为43%,功率密度达到3.3 W/mm.  相似文献   
2.
片上变压器是在硅片上制造的空心变压器,具有高耦合系数、低功耗和可集成性,与传统的隔离器相比,基于片上变压器的数字隔离器在功耗、体积、传输速率等方面具有明显优势。通过3D仿真方法研究了片上变压器的几何尺寸对变压器性能参数的影响,得到了优化后的片上变压器设计参数。采用自主开发的工艺流程流片,研制了片上变压器样片。同时,介绍了一种与片上变压器相匹配的编解码电路原理和设计方法,研制出磁偶数字隔离器芯片。测试结果表明,磁偶数字隔离器芯片耐压隔离能力超过3 500 V,可实现0~40 Mibit/s的低功耗数据隔离传输,延迟时间为20 ns,脉宽失真<3 ns,验证了片上变压器设计的正确性。  相似文献   
3.
基于InP HEMT在3 mm波段的优越的噪声性能,设计制作了一款3 mm波段InP HEMT低噪声放大器。通过合理设计外延材料结构和器件结构,提高器件性能。测试1~40 GHz器件的S参数和噪声参数以及75~110 GHz器件的S参数,并采用外推的方法建立了器件的噪声模型。电路设计采用ADS仿真软件,采用全版图电磁场仿真保证电路设计的准确性,最终实现了一款3 mm波段低噪声放大器。测试结果显示在92~96 GHz时,带内增益大于20 dB,噪声系数小于4.0 dB。芯片面积3.07 mm×1.75 mm,直流功耗60 mW。  相似文献   
4.
基于GaAs PHEMT(赝配高电子迁移率晶体管)材料结构的设计,材料生长过程中增加了一层腐蚀终止层。经过大量的实验和腐蚀液体系的选取,完成了GaAs PHEMT工艺中能用于大批量生产的栅加工工艺。利用选择腐蚀终止层可以很容易地达到夹断电压和漏极电流的批量生产的一致性。本研究利用磷酸腐蚀液体系,在材料的设计中增加了InxGa1-xP腐蚀终止层,结果达到了预期目的,并已用于GaAs 0.25μm PHEMT标准工艺的生产中,获得了良好的经济效益。  相似文献   
5.
基于GaAs p-i-n器件的制造工艺,介绍了器件制造过程中关键工艺步骤p-i层的去除方法,并总结分析了在p-i层去除过程中不同的方法对工艺结果造成的影响。分别采用了湿法腐蚀和干法刻蚀的方法制作了器件,结果表明采用湿法腐蚀的方法去除p-i层时,由于腐蚀的各项异性造成的影响无法消除,会影响器件的性能。阐述了影响干法刻蚀的设备因素和工艺因素,讨论分析了不同的气体、腔体的真空度以及不同的功率对最终结果的影响。最终得到刻蚀均匀、稳定的干法刻蚀条件,将ICP干法刻蚀工艺引入GaAs p-i-n器件制造。  相似文献   
6.
随着电子系统对多功能、小型化要求的不断提高,将数字控制电路、移相器、低噪声放大器等砷化镓微波集成电路(MMICs)进行3D集成是解决问题的方向。为此,设计具有数百个互连点的孔链测试结构模拟上下两层电路互连,采用砷化镓穿孔技术将正面互连压点转移到背面,研究适用砷化镓薄片的晶圆级键合技术,开发出两片式砷化镓面对背的晶圆级堆叠工艺技术,堆叠成品率达到90%以上。利用这项工艺,将砷化镓数字电路堆叠到低噪声放大器芯片上,形成了Ka波段幅相多功能电路,测试在32~38 GHz频段内,接收端增益大于21.5 dB,噪声小于4 dB,移相精度小于4°;发射端增益大于23 dB,输出功率大于25 dBm(输入功率10 dBm),移相精度小于4°。  相似文献   
7.
采用溶胶-凝胶法制备了不同颗粒尺寸的La2/3Ca1/33Mn1-xCuxO3(x=0.04)系列试样。X射线衍射实验说明Cu掺杂和不同温度烧结没有改变晶体的结构。电阻-温度实验曲线表明,随颗粒尺寸的减少,半导体-金属转变温度(Tp)向低温方向移动。磁电阻曲线显示,随颗粒尺寸的减少,与颗粒晶界有关的磁电阻在25K恒温、0.4T低场下由25%增加到了51%。实验结果表明,在La2/3Ca1/3MnO3中少量Cu掺杂和小颗粒尺寸可以实质性地提高与颗粒晶界有关的低场磁电阻效应。  相似文献   
8.
PZT的制备及其微观结构分析   总被引:5,自引:0,他引:5  
PZT(Pb(ZrxTi(1-x)O3)是一种典型的三方-四方钙钛矿结构的铁电陶瓷,其微观结构对材料的铁电性能有很大的影响.我们用粉末烧结法制备PZT,对纯相PT(PbTiO3)和PZ(PbZrO3)的工艺进行研究.用X射线衍射仪对不同工艺条件制备的PZT,PT及PZ进行了结构分析.认为在使用Pb3O4作原料时并不需要文献[田长生,许建军,方晓华.烧结温度对0.85PZN-0.10BT-0.05PT陶瓷相结构的影响[J].功能材料,1995,26(增刊):358-359;杨祖陪,高峰,周欣山等.含铅弛豫铁电陶瓷的制备技术[J].功能材料,1998,29(增刊):533-535]所报道的需使反应处于富铅状态;计算分析还表明通过配比控制,可以使PZT的四方度符合使用要求.分析PZT中三方-四方相的共存与转变,认为其与内应力有关.  相似文献   
9.
周国  张力江 《半导体技术》2017,42(3):219-222
对GaAs赝配高电子迁移率晶体管(PHEMT)在栅凹槽光刻和栅凹槽腐蚀过程中光刻窗口内经常出现的一些沾污颗粒进行了分析.设计了一系列实验来分析残留在芯片上的颗粒度参数,采用4英寸(1英寸=2.54 cm)圆片模拟实际的栅凹槽清洗工艺过程,利用颗粒度测试仪分别测试了4英寸圆片表面不同粒径的沾污颗粒数在喷淋和兆声清洗两种条件下的变化情况.比较两种清洗结果,兆声清洗方法可以有效去除栅凹槽颗粒沾污.在实际流片过程中,采用兆声清洗方法大幅降低了源漏间沟道漏电数值,同时芯片的直流参数成品率由之前的75%提高到了93%.  相似文献   
10.
通过优化设计材料纵向结构,得到了满足3 mm频段工作的InP外延材料结构,最终采用外延工艺制作了InP外延材料。设计了3 mm频段InP HEMT器件横向结构,确定合适源漏间距和单指栅宽,基于InP外延材料采用自主研发流片工艺,优化了欧姆接触工艺,最终制作成功3 mm频段InP HEMT低噪声器件。测试结果表明,在频率为75~110 GHz,Uds为1.2 V,Ugs为-0.1 V时,InP HEMT单胞器件最大增益大于9 dB,噪声系数1.2 dB。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号