排序方式: 共有22条查询结果,搜索用时 15 毫秒
1.
2.
随着高速芯片的发展,高速数字系统电路板的设计越来越重要。本文简介一种现今PCB软件布线上用的传输线负载匹配设计,该方法能优化系统性能,增加电磁兼容能力,使系统工作正常。 相似文献
3.
4.
给出了一种基于现场可更换组件(LRM)结构的4通道宽带波形产生板卡设计。板卡上集成了一款高性能的现场可编程逻辑阵列(FPGA)以及4片高速数模转换器(DAC)芯片。DAC和FPGA之间为高速低电压差分信号(LVDS)接口,板卡输入输出接口选用标准二代LRM连接器。DAC采样率为4 Gsps,在2.4 GHz中频(IF)上瞬时带宽达到了1.2 GHz,信噪比(SNR)优于50 dB。该设计可广泛应用于电子战和宽带雷达系统中。 相似文献
5.
6.
提出了用于高分辨率合成孔径雷达的线性调频信号产生的方案,产生的信号时宽带宽可在数字电路中灵活可变。同时实现系统的幅相预失真误差补偿,并给出大时带宽信号研究结果,相关技术已在一些工程中应用,获得满意结果。 相似文献
7.
8.
论述了多通道数字收发电路的设计方法与实现方案.详细介绍了以大容量FPGA为核心,基于高速DDS的多通道中频波形产生与基于多相滤波的多通道中频数字接收的工作原理.可实现最高采样频率为250 MS/s的八通道全数字同步接收,最高采样频率500 MS/s的八通道全数字波形同步产生,以及数据率为2.5 Gbit/s的高速数据实时传输.给出了数字接收与数字发射的测试结果,满足系统指标要求,电路实现简单、使用灵活,在数字阵列雷达中具有很好的通用性. 相似文献
9.
直接数字频率合成(DDS)是产生线性调频(LFM)信号常用方法,时钟抖动是影响其信号质量的因素之一.从时域出发,建立了由时钟抖动引起的DDS输出误差模型,推导出了抖动引起的LFM信号信噪比理论预测公式.分析指出随着时钟频率的提高,时钟抖动对信噪比的影响更加明显;当时钟抖动低于10 ps时,信噪比对时钟抖动的变化更为敏感.针对给定的信噪比要求和确知的LFM信号,给出了时钟抖动的限定公式,设计者可据此选择恰当的时钟源.最后,通过实验验证了理论推导的正确性. 相似文献
10.
基于DDS的通用雷达波形产生器的实现和性能 总被引:4,自引:0,他引:4
讨论了适合于雷达波形形成的DDS基本结构,提出了用于宽带波形产生幅度补偿的反sinc滤波器特性,介绍了基于DDS的通用波形产生方法并进行了性能分析,最后给出了实验结果。得到的波形质量说明:DDS完全可应用于实际雷达系统。 相似文献