全文获取类型
收费全文 | 14706篇 |
免费 | 1802篇 |
国内免费 | 866篇 |
专业分类
电工技术 | 1569篇 |
综合类 | 1393篇 |
化学工业 | 281篇 |
金属工艺 | 222篇 |
机械仪表 | 975篇 |
建筑科学 | 282篇 |
矿业工程 | 153篇 |
能源动力 | 158篇 |
轻工业 | 215篇 |
水利工程 | 110篇 |
石油天然气 | 549篇 |
武器工业 | 221篇 |
无线电 | 8114篇 |
一般工业技术 | 905篇 |
冶金工业 | 114篇 |
原子能技术 | 117篇 |
自动化技术 | 1996篇 |
出版年
2024年 | 13篇 |
2023年 | 327篇 |
2022年 | 348篇 |
2021年 | 380篇 |
2020年 | 371篇 |
2019年 | 468篇 |
2018年 | 263篇 |
2017年 | 406篇 |
2016年 | 435篇 |
2015年 | 596篇 |
2014年 | 922篇 |
2013年 | 787篇 |
2012年 | 1033篇 |
2011年 | 979篇 |
2010年 | 882篇 |
2009年 | 1000篇 |
2008年 | 1266篇 |
2007年 | 1047篇 |
2006年 | 801篇 |
2005年 | 819篇 |
2004年 | 710篇 |
2003年 | 557篇 |
2002年 | 409篇 |
2001年 | 385篇 |
2000年 | 288篇 |
1999年 | 244篇 |
1998年 | 227篇 |
1997年 | 234篇 |
1996年 | 194篇 |
1995年 | 186篇 |
1994年 | 147篇 |
1993年 | 117篇 |
1992年 | 129篇 |
1991年 | 117篇 |
1990年 | 111篇 |
1989年 | 120篇 |
1988年 | 19篇 |
1987年 | 9篇 |
1986年 | 8篇 |
1985年 | 9篇 |
1984年 | 4篇 |
1982年 | 1篇 |
1981年 | 3篇 |
1977年 | 1篇 |
1976年 | 1篇 |
1975年 | 1篇 |
排序方式: 共有10000条查询结果,搜索用时 15 毫秒
1.
5G蜂窝网络发展迅猛,其覆盖面积将逐渐增大,因此使用5G蜂窝网络进行定位是有研究潜力的研究方向。本文提出一种新的深度学习技术来实现高效、高精度和低占用的定位,以代替传统指纹定位过程中繁重的指纹库生成以及距离计算。该方法建立了一个特殊的卷积神经网络,并根据5G天线信号的接收信号强度指示、相位和到达角等特征量,选择合适的输入数据格式构造样本组建训练集,对该卷积神经网络进行训练。训练得到的卷积神经网络可以替代指纹定位中的庞大指纹库,非常有利于直接在5G移动设备端实现定位。虽然卷积神经网络在训练过程中需要大量时间,但在训练完毕后直接进行分类定位的速度非常快,可以保障定位实现的实时性。本文所实现的卷积神经网络权重与偏置所占内存不到0.5 MB,且能够在实际应用环境中以95%的定位准确率以及0.1 m的平均定位精度实现高精度定位。 相似文献
2.
空口(OTA)测试已广泛应用在无线通信领域,提高测试结果的准确性是OTA测试当前急需解决的问题.文章从影响OTA测试结果准确性的因素链路增益平坦度入手,使用衰减器对测试链路进行增益削剪,分析测试了不同链路增益平坦度对被测件的EVM(误差矢量幅度)、BER(误码率)、TIS(总全向灵敏度)三项性能指标的测试误差与测试不确定度的影响.测试结果表明,增大链路增益平坦度会导致EVM、BER参数发生偏移,降低测试系统的通信质量;当系统的链路增益平坦度为1.82 dB时,测试误差与不确定度接近CTIA测试标准中规定值.最后,提出一种使用增益均衡器降低链路增益平坦度的方法,在链路增益平坦度为3.25 dB的测试系统中可将其控制在0.5dB以内. 相似文献
3.
对射频电缆幅相稳定性进行了介绍,阐述了射频测试电缆相位和幅度变化的因素,并详细分析了射频电缆相位性能以及幅度性能的不同测试方法,最后通过实测数据的展示,总结说明了在日常测试中该如何正确使用测试电缆。 相似文献
4.
传统通信模拟系统设计较为复杂,导致模拟过程消耗能量较大,不能准确模拟稳频通信质量。因此,提出基于Matlab的量子激光雷达稳频通信模拟系统。由于振荡器是雷达形成初始信号源的基础,通过分析振荡电路与相位噪声,获得相位噪声函数与通信频率存在的关系;为确保通信过程的稳定,将准确性与稳定性作为信号质量的评价指标,并采用锁频环稳频技术计算频率偏移程度,根据PID控制算法控制频率,量子激光雷达稳频通信;利用Matlab确定激光器、探测器等硬件组成结构,通过时序与数字阵列的设置完成模拟系统设计。仿真结果表明所提系统结构简便、性能稳定,能够真实模拟出稳频通信的信号质量。 相似文献
5.
6.
7.
SERDES(串行解串)技术因其传输速率高、抗干扰能力强等优点已成为主流的高速接口物理层规范。但由于上层PCS(物理编码子层)需设置弹性缓冲、编解码等功能,导致系统传输延时较高,无法直接应用于处理器直连等延迟敏感应用领域。介绍了一种基于同源相位补偿缓冲(Synchronous Phase Compensation Buffer,SPCB)的PCS架构的设计实现,可应用于延时敏感的SERDES接口传输系统。该架构具有高吞吐率和超低延时的特点,通过定制的SPCB,单通道32 Gb/s时,发送与接收通路传输延时为10 ns左右,约为业界典型PCS方案的一半,达到Intel与AMD并行CPU直连接口(QPI和HT)的延时水平。该PCS架构可通过28 nm/16 nm/7 nm工艺物理实现,已应用于多款国产处理器直连接口。 相似文献
8.
9.
10.