全文获取类型
收费全文 | 2532篇 |
免费 | 97篇 |
国内免费 | 38篇 |
专业分类
电工技术 | 396篇 |
综合类 | 191篇 |
化学工业 | 8篇 |
金属工艺 | 47篇 |
机械仪表 | 312篇 |
建筑科学 | 6篇 |
矿业工程 | 25篇 |
能源动力 | 10篇 |
轻工业 | 5篇 |
水利工程 | 4篇 |
石油天然气 | 17篇 |
武器工业 | 66篇 |
无线电 | 756篇 |
一般工业技术 | 61篇 |
冶金工业 | 4篇 |
原子能技术 | 40篇 |
自动化技术 | 719篇 |
出版年
2023年 | 3篇 |
2022年 | 1篇 |
2021年 | 3篇 |
2020年 | 5篇 |
2019年 | 3篇 |
2018年 | 6篇 |
2017年 | 11篇 |
2016年 | 17篇 |
2015年 | 30篇 |
2014年 | 53篇 |
2013年 | 52篇 |
2012年 | 116篇 |
2011年 | 151篇 |
2010年 | 189篇 |
2009年 | 264篇 |
2008年 | 255篇 |
2007年 | 321篇 |
2006年 | 320篇 |
2005年 | 298篇 |
2004年 | 198篇 |
2003年 | 165篇 |
2002年 | 114篇 |
2001年 | 52篇 |
2000年 | 28篇 |
1999年 | 7篇 |
1998年 | 3篇 |
1997年 | 1篇 |
1994年 | 1篇 |
排序方式: 共有2667条查询结果,搜索用时 0 毫秒
1.
介绍了一种基于高性能浮点DSP芯片TMS320C32、CPLD芯片XC95288和A/D采样芯片AD976组成的多路采集系统的工作原理以及设计方法。通过对第一路施加特殊的电压量,在CCS开发环境下读取采样缓冲区的值,并利用Matlab对采样数据进行了全波傅氏变换。此外,该系统已在继电保护中得到广泛应用,实践表明,该系统能较好地解决多路模拟量的采集,并确保了采样数据的安全可靠性。 相似文献
2.
基于VHDL的CCD驱动时序设计 总被引:4,自引:0,他引:4
本文介绍了使用一种标准的硬件描述语言VHDL编写CCD驱动电路的新方法,给出了时序仿真波形,并验证了其可行性。 相似文献
3.
介绍一种基于快速平台测井要求的多通道核能谱测井仪设计方案。复杂可编程逻辑器件的应用使仪器功能增强,规模减小。该系统可对岩性密度长短源距脉冲信号、自然γ能谱脉冲信号进行多道脉冲幅度分析,并对补偿中子测井信号及井下多路常规模拟信号、脉冲信号进行数字化采集。数据传输采用曼彻斯特编码,传输方式可选择20kB/s半双工(兼容Atlas 3508)或下行20kB/s、上行41.66或93.75kB/s全双工方式(兼容Atlas WTS),适应挂接到不同测井系统的需要。 相似文献
4.
5.
介绍一种针对正、余弦旋转变压器—数字转换器(RDC)模块,用复杂可编程逻辑器件(CPLD)技术实现伺服轴角编码电路设计的方案。分析了轴角编码器系统中14XSZ系列旋转变压器—数字转换器的原理、轴角粗精组合原理及轴角纠错原理。详细介绍了CPLD的内部功能电路、CPLD轴角粗精组合和纠错实现电路,以及CPLD的工作时序图。提出了利用CPLD实现轴角粗精组合处理的方案,并通过了实际系统运行的考验,证明该方案可行。 相似文献
6.
基于DSP的电力数据采集平台的设计与研究 总被引:1,自引:0,他引:1
介绍了一种用于电力系统的数据采集系统.该系统采用数字信号处理器(DSP)和复杂可编程逻辑器件(CPLD)作为核心芯片,给出了主要部分的电路及其原理、功能,系统中使用CPLD实现基本逻辑,使系统有足够的冗余和灵活性,具有可靠性高、可升级等优点. 相似文献
7.
基于DSP+CPLD的高精度信号发生器 总被引:2,自引:0,他引:2
介绍了基于直接数字式频率合成(DDS)原理的全数字信号发生器(DSP),利用DSP芯片快速、高精度的运算优势以及CPLD芯片灵活的编程逻辑、大容量存储功能的特点,采用通用可编程芯片以及数字波形合成技术,形成高稳定、高精度、高动态的数字合成信号.该信号发生器可产生0~25 kHz的正弦波、三角波和方波,输出电压峰峰值为0~5 V,频率步进1 Hz,幅度步进0.001 V. 相似文献
8.
双口RAM与常规RAM的最大区别是双口RAM具有两套独立的地址、数据和控制线,允许两个独立的CPU或控制器同时异步地访问存储单元,双口RAM由片内的仲裁逻辑来确定哪一侧的CPU可以访问内部RAM单元.IDT7132是2kB的标准双口RAM.文中重点介绍采用以自顶向下方法设计的基于CLD(复杂可编程逻辑器件)的大屏幕LED(发光二极管)显示系统中双口RAM的应用,并给出了系统设计方法及相关硬件电路.本设计中IDT7132双口RAM用来连接单片机信号处理模块和CPLD扫描模块. 相似文献
9.
单片机+CPLD实现高速多串口电路设计 总被引:1,自引:0,他引:1
为适应某些应用场合高速多串口电路需求,文章介绍了基于单片机和CPLD实现的高速多串口电路的设计思想,硬件接口和软件编程技术,以及CPLD内部逻辑电路描述方法。 相似文献
10.
基于MAX120的峰值电压检测及其与CPLD的接口 总被引:2,自引:0,他引:2
介绍了一种性能良好的A/D转换器MAX120,详细阐述了基于MAX120的数字式峰值电压检测器,并示出了其逻辑功能的Verjlog—HDL描述和与CPLD的接口电路,最后给出了在窄脉冲测试源作用下的实测结果。 相似文献