排序方式: 共有16条查询结果,搜索用时 0 毫秒
1.
多机系统调试诊断关键技术与方法研究 总被引:2,自引:1,他引:2
多机系统规模和复杂度的增加,给测试人员带来了新的挑战。分析了多机系统调试阶段和运行阶段便于测试和诊断的软硬件技术,提出了一种基于边界扫描技术的层次化调试网络结构,给出了通过笛卡儿乘积构造(t,k)-可诊断系统的方法以及通过预处理降低诊断难度、加快诊断速度的思想。 相似文献
2.
随着登纳德缩放定律和摩尔定律几近终结,通过领域特定体系结构提升微处理器性能变得越来越重要,迫切需要提升微处理器设计生产率来应对网络、智能、安全等领域特定需求.国内外的实践表明,微处理器敏捷设计方法是一种能有效提升微处理器设计生产率的方法.通过对比软硬件设计的差异,分析出敏捷设计的本质及其应用于微处理器设计所面临的挑战.综述了微处理器敏捷设计领域近年来代表性研究实践,归纳出微处理器敏捷设计关键使能技术,探讨了该领域未来潜在的研究方向. 相似文献
3.
本文介绍了利用图象产生虚拟场景的方法,分析了基于图象的虚拟的实的结构,提出了一种新的基于图象的虚拟场景的重建与游框架,并对其中的深度恢复这一关键2技术进行了讨论。 相似文献
4.
随着集成电路规模越来越大,设计变得越来越复杂.为了有效地提升设计生产率,芯片敏捷设计受到越来越广泛的重视.在芯片RTL-to-GDSII设计流程中,敏捷设计方法需要广泛借助机器学习技术,寻求“无人参与”的解决方案.时序性能作为芯片的重要性能指标,需要在RTL-to-GDSII设计的各个流程中进行静态时序分析.快速、准确、可靠的时序预测,可以将Sign-Off的时序性能前馈到早期设计流程中,指导早期设计的时序优化和时序收敛,减少芯片设计的迭代次数和迭代周期.文中给出敏捷设计中时序优化的流程框架,详细地梳理了RTL-to-GDSII设计流程中基于机器学习的时序分析研究现状;并从数据准备、问题建模、实用性以及通用性等多方面,探讨了敏捷设计中基于机器学习方法进行时序预测的挑战. 相似文献
5.
并行计算机系统容错设计 总被引:2,自引:1,他引:1
容错设计是提高计算机系统可靠性的有效手段。本文提出了一种分布共享主存的并行计算机系统的容错结构,着重分析了结构采用的故障诊断机制,提出了系统中备份节点机配置的优化策略。 相似文献
6.
7.
8.
利用人工智能最新研究成果--约束逻辑编程对Verilog描述进行谓词抽象,并与目前基于SAT的方法进行了比较.首先通过符号模拟建立Verilog的形式化模型,然后结合要抽象的谓词,将谓词抽象问题转化为约束逻辑编程问题并进行求解.该方法的优点是在计算抽象系统时,不需要像基于SAT的方法那样将字级约束打散成位级约束,求解效率显著提高;提供了一个统一的框架用于描述各种约束.实验结果表明,与基于SAT的抽象技术相比,基于约束逻辑编程的抽象方法的求解速度有显著提高. 相似文献
9.
10.
本文介绍了HT总线CRC-32的计算原理,推导了8位HT链路的CRC-32并行计算算法,用XilinxXCA000-5芯片实现并验证了该并行算法的正确性。 相似文献