排序方式: 共有16条查询结果,搜索用时 15 毫秒
1.
介绍了一款数字音频广播基带解码芯片的可测试性设计,主要包括扫描测试(Scan Test)、存储器内建自测试(BIST)和电流测试。为了提高测试可靠性和芯片良品率,在扫描测试中,采用分级时钟树综合方法;在存储器测试中,采用分等级、分区域的RAM测试策略。为了降低设计复杂度,将所有测试结果都直接与芯片IO复用,并采用封装后再测试的方法,以降低测试成本。最终使用12条扫描链,扫描测试的覆盖率为96.2%。芯片量产后的测试结果表明,经过检测后的芯片在产品应用中全部工作正常,证明了可测试性设计的有效性。 相似文献
2.
3.
4.
提出了一种基于便携式DAB(Digital Audio BroadcaSting,数字音频广播)接收机的MP3播放器设计方案,并介绍了系统的软硬件设计思路.系统采用ARM7单片机作为系统控制器,利用SD卡存储MP3文件,用ST公司的音频解码芯片STA013实现MP3解码.数字语音信号通过D/A转换器MAX9850转换为... 相似文献
5.
6.
7.
8.
9.
低功耗便携式数字音频广播收音机中AAC LC解码器的设计优化 总被引:2,自引:0,他引:2
针对目前数字音频广播(DAB)收音机中DSP软件AAC+解码器功耗大的问题,该文提出了低功耗AAC LC解码器的ASIC设计,以极低的硬件代价完成了最基本的DAB+节目解码,加入DAB解码芯片后巧妙地实现了DAB+和DAB两种不同标准的兼容。该文设计优化了反量化与IMDCT算法,使用了分时工作法,从而实现了低功耗。该设计的系统时钟为16.384 MHz,采用0.18 m CMOS工艺,功耗约为6.5 mW,并与DAB信道解码结合,通过了FPGA开发板上的实时验证,且完成了芯片的版图设计,芯片面积为14 mm2。 相似文献
10.