排序方式: 共有13条查询结果,搜索用时 15 毫秒
1.
基于FPGA的高精度时间测量电路的实现 总被引:1,自引:0,他引:1
介绍了一种基于FPGA技术的TDC(Time to Digital Convrtor)的实现,利用FPGA中加法器固有的进位链的延迟实现时间内插电路来完成TDC中的细计数部分.此TDC结构是一种基于最新的WUTDC(Wave Union TDC)技术,通过再次细分进位链中的超宽码来提高测量精度.经过板级测试和在线调试,证明该转换电路线性度良好,RMS精度好于40ps. 相似文献
2.
介绍了一种用于多层GEM探测器的低噪声前端读出ASIC芯片.针对GEM探测器输出信号特点,设计了电荷灵敏放大器、整形电路和峰值保持电路,并对其噪声、成形时间等设计指标参数进行了分析. 相似文献
3.
本文介绍了运用FPGA和时钟芯片,产生高达1G的高频时钟的电路设计方法.经过调试电路达到了设计要求,证明该设计是合理的. 相似文献
4.
大亚湾反应堆中微子实验是一个研究中微子振荡的实验[1],主要目标是利用核反应堆产生的电子反中微子来测定一个具有重大物理意义的参数—中微子混合角θ13。大亚湾中微子实验的目标是将sin22θ13测量到0.01或更高的精度,为实现对大亚湾中微子信号的准确测量,必须要求光电倍增管输出干净脉冲信号到前端电子学(FEE),但在测试实验中,发现光电倍增管输出脉冲含有振铃。针对振铃进行了详尽分析,找到了振铃产生的根源,也确认了电容在高压下的压电效应。 相似文献
5.
6.
介绍了用于GEM(Gas Electron Multiplier)探测器读出的ASIC芯片GEMROC(GEM ReadoutChip)的设计.该芯片采用Chartered 0.35μm 2P4M CMOS工艺,单片集成16个读出通道,每个通道包括电荷灵敏前放(CSA)、CR-(RC)2成形电路和驱动电路.增益和成形时... 相似文献
7.
介绍了一种用于数字电源控制模块(DSPCM,Digital Power Supply Control Model)的AD/DA转换电路设计,主要包括电路的原理设计,PCB设计以及在电路设计过程中对于选取ADC/DAC的选型和PCB布局布线的考虑,最后给出功能测试的结果及分析。 相似文献
8.
9.
主要介绍了针对PMT信号模拟前端读出ASIC的设计.设计采用了Chartered 0.35μm2P4MCOMS工艺,整个芯片集成了5个通道,每个通道包括电压前置放大器和快、慢成形(RC-CR -RC)电路,分别实现慢成形模拟波形输出和快成形后trigger输出.设计主要针对空间暗物质探测实验(HEGARD)[1],前放... 相似文献
10.
介绍了一种CMOS峰值保持电路.该电路具有精度高,输出摆幅大,驱动能力强等特点.电路具有两种工作状态:“读”状态和“写”状态.在“写”状态时,通过OTA追踪信号,将输入信号峰值存储到保持电容中.在“读”状态时,将OTA连接成单位增益放大器使用,将存储在保持电容上电压值读出.该工作过程可以有效消除放大器自身offset产... 相似文献